📄 seller.tan.rpt
字号:
; N/A ; 218.53 MHz ( period = 4.576 ns ) ; Reset_Delay:inst2|Cont[14] ; Reset_Delay:inst2|Cont[20] ; clk_in ; clk_in ; None ; None ; 4.337 ns ;
; N/A ; 218.53 MHz ( period = 4.576 ns ) ; Reset_Delay:inst2|Cont[14] ; Reset_Delay:inst2|Cont[22] ; clk_in ; clk_in ; None ; None ; 4.337 ns ;
; N/A ; 218.53 MHz ( period = 4.576 ns ) ; Reset_Delay:inst2|Cont[14] ; Reset_Delay:inst2|Cont[15] ; clk_in ; clk_in ; None ; None ; 4.337 ns ;
; N/A ; 218.53 MHz ( period = 4.576 ns ) ; Reset_Delay:inst2|Cont[14] ; Reset_Delay:inst2|Cont[12] ; clk_in ; clk_in ; None ; None ; 4.337 ns ;
; N/A ; 218.53 MHz ( period = 4.576 ns ) ; Reset_Delay:inst2|Cont[14] ; Reset_Delay:inst2|Cont[14] ; clk_in ; clk_in ; None ; None ; 4.337 ns ;
; N/A ; 218.53 MHz ( period = 4.576 ns ) ; Reset_Delay:inst2|Cont[14] ; Reset_Delay:inst2|Cont[13] ; clk_in ; clk_in ; None ; None ; 4.337 ns ;
; N/A ; 219.54 MHz ( period = 4.555 ns ) ; std_div:inst1|counter[3] ; std_div:inst1|counter[15] ; clk_in ; clk_in ; None ; None ; 4.316 ns ;
; N/A ; 219.64 MHz ( period = 4.553 ns ) ; Reset_Delay:inst2|Cont[15] ; Reset_Delay:inst2|Cont[19] ; clk_in ; clk_in ; None ; None ; 4.314 ns ;
; N/A ; 219.64 MHz ( period = 4.553 ns ) ; Reset_Delay:inst2|Cont[15] ; Reset_Delay:inst2|Cont[18] ; clk_in ; clk_in ; None ; None ; 4.314 ns ;
; N/A ; 219.64 MHz ( period = 4.553 ns ) ; Reset_Delay:inst2|Cont[15] ; Reset_Delay:inst2|Cont[17] ; clk_in ; clk_in ; None ; None ; 4.314 ns ;
; N/A ; 219.64 MHz ( period = 4.553 ns ) ; Reset_Delay:inst2|Cont[15] ; Reset_Delay:inst2|Cont[16] ; clk_in ; clk_in ; None ; None ; 4.314 ns ;
; N/A ; 219.64 MHz ( period = 4.553 ns ) ; Reset_Delay:inst2|Cont[15] ; Reset_Delay:inst2|Cont[23] ; clk_in ; clk_in ; None ; None ; 4.314 ns ;
; N/A ; 219.64 MHz ( period = 4.553 ns ) ; Reset_Delay:inst2|Cont[15] ; Reset_Delay:inst2|Cont[21] ; clk_in ; clk_in ; None ; None ; 4.314 ns ;
; N/A ; 219.64 MHz ( period = 4.553 ns ) ; Reset_Delay:inst2|Cont[15] ; Reset_Delay:inst2|Cont[20] ; clk_in ; clk_in ; None ; None ; 4.314 ns ;
; N/A ; 219.64 MHz ( period = 4.553 ns ) ; Reset_Delay:inst2|Cont[15] ; Reset_Delay:inst2|Cont[22] ; clk_in ; clk_in ; None ; None ; 4.314 ns ;
; N/A ; 219.64 MHz ( period = 4.553 ns ) ; Reset_Delay:inst2|Cont[15] ; Reset_Delay:inst2|Cont[15] ; clk_in ; clk_in ; None ; None ; 4.314 ns ;
; N/A ; 219.64 MHz ( period = 4.553 ns ) ; Reset_Delay:inst2|Cont[15] ; Reset_Delay:inst2|Cont[12] ; clk_in ; clk_in ; None ; None ; 4.314 ns ;
; N/A ; 219.64 MHz ( period = 4.553 ns ) ; Reset_Delay:inst2|Cont[15] ; Reset_Delay:inst2|Cont[14] ; clk_in ; clk_in ; None ; None ; 4.314 ns ;
; N/A ; 219.64 MHz ( period = 4.553 ns ) ; Reset_Delay:inst2|Cont[15] ; Reset_Delay:inst2|Cont[13] ; clk_in ; clk_in ; None ; None ; 4.314 ns ;
; N/A ; 221.24 MHz ( period = 4.520 ns ) ; Reset_Delay:inst2|Cont[12] ; Reset_Delay:inst2|Cont[19] ; clk_in ; clk_in ; None ; None ; 4.281 ns ;
; N/A ; 221.24 MHz ( period = 4.520 ns ) ; Reset_Delay:inst2|Cont[12] ; Reset_Delay:inst2|Cont[18] ; clk_in ; clk_in ; None ; None ; 4.281 ns ;
; N/A ; 221.24 MHz ( period = 4.520 ns ) ; Reset_Delay:inst2|Cont[12] ; Reset_Delay:inst2|Cont[17] ; clk_in ; clk_in ; None ; None ; 4.281 ns ;
; N/A ; 221.24 MHz ( period = 4.520 ns ) ; Reset_Delay:inst2|Cont[12] ; Reset_Delay:inst2|Cont[16] ; clk_in ; clk_in ; None ; None ; 4.281 ns ;
; N/A ; 221.24 MHz ( period = 4.520 ns ) ; Reset_Delay:inst2|Cont[12] ; Reset_Delay:inst2|Cont[23] ; clk_in ; clk_in ; None ; None ; 4.281 ns ;
; N/A ; 221.24 MHz ( period = 4.520 ns ) ; Reset_Delay:inst2|Cont[12] ; Reset_Delay:inst2|Cont[21] ; clk_in ; clk_in ; None ; None ; 4.281 ns ;
; N/A ; 221.24 MHz ( period = 4.520 ns ) ; Reset_Delay:inst2|Cont[12] ; Reset_Delay:inst2|Cont[20] ; clk_in ; clk_in ; None ; None ; 4.281 ns ;
; N/A ; 221.24 MHz ( period = 4.520 ns ) ; Reset_Delay:inst2|Cont[12] ; Reset_Delay:inst2|Cont[22] ; clk_in ; clk_in ; None ; None ; 4.281 ns ;
; N/A ; 221.24 MHz ( period = 4.520 ns ) ; Reset_Delay:inst2|Cont[12] ; Reset_Delay:inst2|Cont[15] ; clk_in ; clk_in ; None ; None ; 4.281 ns ;
; N/A ; 221.24 MHz ( period = 4.520 ns ) ; Reset_Delay:inst2|Cont[12] ; Reset_Delay:inst2|Cont[12] ; clk_in ; clk_in ; None ; None ; 4.281 ns ;
; N/A ; 221.24 MHz ( period = 4.520 ns ) ; Reset_Delay:inst2|Cont[12] ; Reset_Delay:inst2|Cont[14] ; clk_in ; clk_in ; None ; None ; 4.281 ns ;
; N/A ; 221.24 MHz ( period = 4.520 ns ) ; Reset_Delay:inst2|Cont[12] ; Reset_Delay:inst2|Cont[13] ; clk_in ; clk_in ; None ; None ; 4.281 ns ;
; N/A ; 221.34 MHz ( period = 4.518 ns ) ; debounce:inst3|dout1[1] ; seller:inst|sell_succeed ; clk_in ; clk_in ; None ; None ; 1.351 ns ;
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; Reset_Delay:inst2|Cont[10] ; Reset_Delay:inst2|Cont[19] ; clk_in ; clk_in ; None ; None ; 4.227 ns ;
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; Reset_Delay:inst2|Cont[10] ; Reset_Delay:inst2|Cont[18] ; clk_in ; clk_in ; None ; None ; 4.227 ns ;
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; Reset_Delay:inst2|Cont[10] ; Reset_Delay:inst2|Cont[17] ; clk_in ; clk_in ; None ; None ; 4.227 ns ;
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; Reset_Delay:inst2|Cont[10] ; Reset_Delay:inst2|Cont[16] ; clk_in ; clk_in ; None ; None ; 4.227 ns ;
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; Reset_Delay:inst2|Cont[10] ; Reset_Delay:inst2|Cont[23] ; clk_in ; clk_in ; None ; None ; 4.227 ns ;
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; Reset_Delay:inst2|Cont[10] ; Reset_Delay:inst2|Cont[21] ; clk_in ; clk_in ; None ; None ; 4.227 ns ;
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; Reset_Delay:inst2|Cont[10] ; Reset_Delay:inst2|Cont[20] ; clk_in ; clk_in ; None ; None ; 4.227 ns ;
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; Reset_Delay:inst2|Cont[10] ; Reset_Delay:inst2|Cont[22] ; clk_in ; clk_in ; None ; None ; 4.227 ns ;
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; Reset_Delay:inst2|Cont[10] ; Reset_Delay:inst2|Cont[15] ; clk_in ; clk_in ; None ; None ; 4.227 ns ;
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; Reset_Delay:inst2|Cont[10] ; Reset_Delay:inst2|Cont[12] ; clk_in ; clk_in ; None ; None ; 4.227 ns ;
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; Reset_Delay:inst2|Cont[10] ; Reset_Delay:inst2|Cont[14] ; clk_in ; clk_in ; None ; None ; 4.227 ns ;
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; Reset_Delay:inst2|Cont[10] ; Reset_Delay:inst2|Cont[13] ; clk_in ; clk_in ; None ; None ; 4.227 ns ;
; N/A ; 225.07 MHz ( period = 4.443 ns ) ; Reset_Delay:inst2|Cont[19] ; Reset_Delay:inst2|Cont[19] ; clk_in ; clk_in ; None ; None ; 4.204 ns ;
; N/A ; 225.07 MHz ( period = 4.443 ns ) ; Reset_Delay:inst2|Cont[19] ; Reset_Delay:inst2|Cont[18] ; clk_in ; clk_in ; None ; None ; 4.204 ns ;
; N/A ; 225.07 MHz ( period = 4.443 ns ) ; Reset_Delay:inst2|Cont[19] ; Reset_Delay:inst2|Cont[17] ; clk_in ; clk_in ; None ; None ; 4.204 ns ;
; N/A ; 225.07 MHz ( period = 4.443 ns ) ; Reset_Delay:inst2|Cont[19] ; Reset_Delay:inst2|Cont[16] ; clk_in ; clk_in ; None ; None ; 4.204 ns ;
; N/A ; 225.07 MHz ( period = 4.443 ns ) ; Reset_Delay:inst2|Cont[19] ; Reset_Delay:inst2|Cont[23] ; clk_in ; clk_in ; None ; None ; 4.204 ns ;
; N/A ; 225.07 MHz ( period = 4.443 ns ) ; Reset_Delay:inst2|Cont[19] ; Reset_Delay:inst2|Cont[21] ; clk_in ; clk_in ; None ; None ; 4.204 ns ;
; N/A ; 225.07 MHz ( period = 4.443 ns ) ; Reset_Delay:inst2|Cont[19] ; Reset_Delay:inst2|Cont[20] ; clk_in ; clk_in ; None ; None ; 4.204 ns ;
; N/A ; 225.07 MHz ( period = 4.443 ns ) ; Reset_Delay:inst2|Cont[19] ; Reset_Delay:inst2|Cont[22] ; clk_in ; clk_in ; None ; None ; 4.204 ns ;
; N/A ; 225.07 MHz ( period = 4.443 ns ) ; Reset_Delay:inst2|Cont[19] ; Reset_Delay:inst2|Cont[15] ; clk_in ; clk_in ; None ; None ; 4.204 ns ;
; N/A ; 225.07 MHz ( period = 4.443 ns ) ; Reset_Delay:inst2|Cont[19] ; Reset_Delay:inst2|Cont[12] ; clk_in ; clk_in ; None ; None ; 4.204 ns ;
; N/A ; 225.07 MHz ( period = 4.443 ns ) ; Reset_Delay:inst2|Cont[19] ; Reset_Delay:inst2|Cont[14] ; clk_in ; clk_in ; None ; None ; 4.204 ns ;
; N/A ; 225.07 MHz ( period = 4.443 ns ) ; Reset_Delay:inst2|Cont[19] ; Reset_Delay:inst2|Cont[13] ; clk_in ; clk_in ; None ; None ; 4.204 ns ;
; N/A ; 225.28 MHz ( period = 4.439 ns ) ; Reset_Delay:inst2|Cont[6] ; Reset_Delay:inst2|Cont[19] ; clk_in ; clk_in ; None ; None ; 4.191 ns ;
; N/A ; 225.28 MHz ( period = 4.439 ns ) ; Reset_Delay:inst2|Cont[6] ; Reset_Delay:inst2|Cont[18] ; clk_in ; clk_in ; None ; None ; 4.191 ns ;
; N/A ; 225.28 MHz ( period = 4.439 ns ) ; Reset_Delay:inst2|Cont[6] ; Reset_Delay:inst2|Cont[17] ; clk_in ; clk_in ; None ; None ; 4.191 ns ;
; N/A ; 225.28 MHz ( period = 4.439 ns ) ; Reset_Delay:inst2|Cont[6] ; Reset_Delay:inst2|Cont[16] ; clk_in ; clk_in ; None ; None ; 4.191 ns ;
; N/A ; 225.28 MHz ( period = 4.439 ns ) ; Reset_Delay:inst2|Cont[6] ; Reset_Delay:inst2|Cont[23] ; clk_in ; clk_in ; None ; None ; 4.191 ns ;
; N/A ; 225.28 MHz ( period = 4.439 ns ) ; Reset_Delay:inst2|Cont[6] ; Reset_Delay:inst2|Cont[21] ; clk_in ; clk_in ; None ; None ; 4.191 ns ;
; N/A ; 225.28 MHz ( period = 4.439 ns ) ; Reset_Delay:inst2|Cont[6] ; Reset_Delay:inst2|Cont[20] ; clk_in ; clk_in ; None ; None ; 4.191 ns ;
; N/A ; 225.28 MHz ( period = 4.439 ns ) ; Reset_Delay:inst2|Cont[6] ; Reset_Delay:inst2|Cont[22] ; clk_in ; clk_in ; None ; None ; 4.191 ns ;
; N/A ; 225.28 MHz ( period = 4.439 ns ) ; Reset_Delay:inst2|Cont[6] ; Reset_Delay:inst2|Cont[15] ; clk_in ; clk_in ; None ; None ; 4.191 ns ;
; N/A ; 225.28 MHz ( period = 4.439 ns ) ; Reset_Delay:inst2|Cont[6] ; Reset_Delay:inst2|Cont[12] ; clk_in ; clk_in ; None ; None ; 4.191 ns ;
; N/A ; 225.28 MHz ( period = 4.439 ns ) ; Reset_Delay:inst2|Cont[6] ; Reset_Delay:inst2|Cont[14] ; clk_in ; clk_in ; None ; None ; 4.191 ns ;
; N/A ; 225.28 MHz ( period = 4.439 ns ) ; Reset_Delay:inst2|Cont[6] ; Reset_Delay:inst2|Cont[13] ; clk_in ; clk_in ; None ; None ; 4.191 ns ;
; N/A ; 226.14 MHz ( period = 4.422 ns ) ; Reset_Delay:inst2|Cont[9] ; Reset_Delay:inst2|Cont[19] ; clk_in ; clk_in ; None ; None ; 4.174 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -