📄 serial.tan.rpt
字号:
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; cnt_delay[7] ; cnt_delay[13] ; clk ; clk ; None ; None ; 4.214 ns ;
; N/A ; 223.46 MHz ( period = 4.475 ns ) ; cnt_delay[7] ; cnt_delay[18] ; clk ; clk ; None ; None ; 4.214 ns ;
; N/A ; 223.51 MHz ( period = 4.474 ns ) ; state_tras[0] ; txd_buf[3] ; clk ; clk ; None ; None ; 4.213 ns ;
; N/A ; 223.51 MHz ( period = 4.474 ns ) ; state_tras[0] ; txd_buf[0] ; clk ; clk ; None ; None ; 4.213 ns ;
; N/A ; 223.91 MHz ( period = 4.466 ns ) ; state_tras[3] ; txd_buf[6] ; clk ; clk ; None ; None ; 4.205 ns ;
; N/A ; 223.91 MHz ( period = 4.466 ns ) ; state_tras[3] ; txd_buf[5] ; clk ; clk ; None ; None ; 4.205 ns ;
; N/A ; 223.91 MHz ( period = 4.466 ns ) ; state_tras[3] ; txd_buf[2] ; clk ; clk ; None ; None ; 4.205 ns ;
; N/A ; 223.91 MHz ( period = 4.466 ns ) ; state_tras[3] ; txd_buf[1] ; clk ; clk ; None ; None ; 4.205 ns ;
; N/A ; 224.37 MHz ( period = 4.457 ns ) ; cnt_delay[4] ; key_entry1 ; clk ; clk ; None ; None ; 4.196 ns ;
; N/A ; 224.57 MHz ( period = 4.453 ns ) ; cnt_delay[8] ; cnt_delay[12] ; clk ; clk ; None ; None ; 4.170 ns ;
; N/A ; 225.38 MHz ( period = 4.437 ns ) ; cnt_delay[6] ; cnt_delay[11] ; clk ; clk ; None ; None ; 4.176 ns ;
; N/A ; 225.48 MHz ( period = 4.435 ns ) ; cnt_delay[3] ; cnt_delay[6] ; clk ; clk ; None ; None ; 4.152 ns ;
; N/A ; 225.53 MHz ( period = 4.434 ns ) ; div_reg[1] ; div_reg[14] ; clk ; clk ; None ; None ; 4.151 ns ;
; N/A ; 225.63 MHz ( period = 4.432 ns ) ; div8_rec_reg[2] ; recstart ; clk ; clk ; None ; None ; 4.142 ns ;
; N/A ; 225.99 MHz ( period = 4.425 ns ) ; cnt_delay[3] ; cnt_delay[9] ; clk ; clk ; None ; None ; 4.142 ns ;
; N/A ; 226.04 MHz ( period = 4.424 ns ) ; div_reg[2] ; div_reg[14] ; clk ; clk ; None ; None ; 4.141 ns ;
; N/A ; 226.09 MHz ( period = 4.423 ns ) ; div8_rec_reg[2] ; rxd_buf[0] ; clk ; clk ; None ; None ; 4.133 ns ;
; N/A ; 226.09 MHz ( period = 4.423 ns ) ; div8_rec_reg[2] ; rxd_buf[1] ; clk ; clk ; None ; None ; 4.133 ns ;
; N/A ; 226.09 MHz ( period = 4.423 ns ) ; div8_rec_reg[2] ; rxd_buf[4] ; clk ; clk ; None ; None ; 4.133 ns ;
; N/A ; 226.30 MHz ( period = 4.419 ns ) ; cnt_delay[18] ; key_entry1 ; clk ; clk ; None ; None ; 4.180 ns ;
; N/A ; 226.50 MHz ( period = 4.415 ns ) ; cnt_delay[18] ; cnt_delay[19] ; clk ; clk ; None ; None ; 4.176 ns ;
; N/A ; 226.76 MHz ( period = 4.410 ns ) ; cnt_delay[3] ; cnt_delay[11] ; clk ; clk ; None ; None ; 4.127 ns ;
; N/A ; 226.96 MHz ( period = 4.406 ns ) ; cnt_delay[4] ; cnt_delay[6] ; clk ; clk ; None ; None ; 4.123 ns ;
; N/A ; 226.96 MHz ( period = 4.406 ns ) ; div_reg[10] ; div_reg[6] ; clk ; clk ; None ; None ; 4.145 ns ;
; N/A ; 227.12 MHz ( period = 4.403 ns ) ; cnt_delay[9] ; cnt_delay[12] ; clk ; clk ; None ; None ; 4.142 ns ;
; N/A ; 227.17 MHz ( period = 4.402 ns ) ; div_reg[3] ; div_reg[8] ; clk ; clk ; None ; None ; 4.141 ns ;
; N/A ; 227.32 MHz ( period = 4.399 ns ) ; cnt_delay[7] ; cnt_delay[17] ; clk ; clk ; None ; None ; 4.138 ns ;
; N/A ; 227.48 MHz ( period = 4.396 ns ) ; cnt_delay[4] ; cnt_delay[9] ; clk ; clk ; None ; None ; 4.113 ns ;
; N/A ; 227.84 MHz ( period = 4.389 ns ) ; cnt_delay[6] ; cnt_delay[9] ; clk ; clk ; None ; None ; 4.128 ns ;
; N/A ; 228.00 MHz ( period = 4.386 ns ) ; div_reg[1] ; div_reg[12] ; clk ; clk ; None ; None ; 4.125 ns ;
; N/A ; 228.10 MHz ( period = 4.384 ns ) ; key_entry2 ; send_state[0] ; clk ; clk ; None ; None ; 4.103 ns ;
; N/A ; 228.26 MHz ( period = 4.381 ns ) ; cnt_delay[4] ; cnt_delay[11] ; clk ; clk ; None ; None ; 4.098 ns ;
; N/A ; 228.52 MHz ( period = 4.376 ns ) ; div_reg[2] ; div_reg[12] ; clk ; clk ; None ; None ; 4.115 ns ;
; N/A ; 228.62 MHz ( period = 4.374 ns ) ; cnt_delay[8] ; cnt_delay[17] ; clk ; clk ; None ; None ; 4.091 ns ;
; N/A ; 228.83 MHz ( period = 4.370 ns ) ; div_reg[3] ; div_reg[15] ; clk ; clk ; None ; None ; 4.109 ns ;
; N/A ; 229.04 MHz ( period = 4.366 ns ) ; cnt_delay[5] ; cnt_delay[16] ; clk ; clk ; None ; None ; 4.105 ns ;
; N/A ; 229.15 MHz ( period = 4.364 ns ) ; cnt_delay[2] ; cnt_delay[6] ; clk ; clk ; None ; None ; 4.081 ns ;
; N/A ; 229.25 MHz ( period = 4.362 ns ) ; cnt_delay[2] ; cnt_delay[8] ; clk ; clk ; None ; None ; 4.101 ns ;
; N/A ; 229.31 MHz ( period = 4.361 ns ) ; cnt_delay[15] ; key_entry1 ; clk ; clk ; None ; None ; 4.122 ns ;
; N/A ; 229.36 MHz ( period = 4.360 ns ) ; cnt_delay[5] ; cnt_delay[15] ; clk ; clk ; None ; None ; 4.099 ns ;
; N/A ; 229.52 MHz ( period = 4.357 ns ) ; div8_tras_reg[2] ; txd_buf[6] ; clk ; clk ; None ; None ; 4.096 ns ;
; N/A ; 229.52 MHz ( period = 4.357 ns ) ; div8_tras_reg[2] ; txd_buf[5] ; clk ; clk ; None ; None ; 4.096 ns ;
; N/A ; 229.52 MHz ( period = 4.357 ns ) ; div8_tras_reg[2] ; txd_buf[2] ; clk ; clk ; None ; None ; 4.096 ns ;
; N/A ; 229.52 MHz ( period = 4.357 ns ) ; div8_tras_reg[2] ; txd_buf[1] ; clk ; clk ; None ; None ; 4.096 ns ;
; N/A ; 229.67 MHz ( period = 4.354 ns ) ; cnt_delay[2] ; cnt_delay[9] ; clk ; clk ; None ; None ; 4.071 ns ;
; N/A ; 230.26 MHz ( period = 4.343 ns ) ; div_reg[1] ; div_reg[3] ; clk ; clk ; None ; None ; 4.082 ns ;
; N/A ; 230.26 MHz ( period = 4.343 ns ) ; div_reg[4] ; clkbaud8x ; clk ; clk ; None ; None ; 4.082 ns ;
; N/A ; 230.31 MHz ( period = 4.342 ns ) ; cnt_delay[12] ; cnt_delay[16] ; clk ; clk ; None ; None ; 4.081 ns ;
; N/A ; 230.41 MHz ( period = 4.340 ns ) ; cnt_delay[10] ; cnt_delay[17] ; clk ; clk ; None ; None ; 4.079 ns ;
; N/A ; 230.47 MHz ( period = 4.339 ns ) ; cnt_delay[2] ; cnt_delay[11] ; clk ; clk ; None ; None ; 4.056 ns ;
; N/A ; 230.57 MHz ( period = 4.337 ns ) ; cnt_delay[14] ; cnt_delay[0] ; clk ; clk ; None ; None ; 4.076 ns ;
; N/A ; 230.57 MHz ( period = 4.337 ns ) ; cnt_delay[14] ; cnt_delay[10] ; clk ; clk ; None ; None ; 4.076 ns ;
; N/A ; 230.57 MHz ( period = 4.337 ns ) ; cnt_delay[14] ; cnt_delay[12] ; clk ; clk ; None ; None ; 4.076 ns ;
; N/A ; 230.63 MHz ( period = 4.336 ns ) ; cnt_delay[12] ; cnt_delay[15] ; clk ; clk ; None ; None ; 4.075 ns ;
; N/A ; 230.79 MHz ( period = 4.333 ns ) ; cnt_delay[11] ; cnt_delay[19] ; clk ; clk ; None ; None ; 4.094 ns ;
; N/A ; 230.79 MHz ( period = 4.333 ns ) ; div_reg[2] ; div_reg[3] ; clk ; clk ; None ; None ; 4.072 ns ;
; N/A ; 231.27 MHz ( period = 4.324 ns ) ; cnt_delay[9] ; cnt_delay[17] ; clk ; clk ; None ; None ; 4.063 ns ;
; N/A ; 231.54 MHz ( period = 4.319 ns ) ; cnt_delay[3] ; key_entry1 ; clk ; clk ; None ; None ; 4.058 ns ;
; N/A ; 231.96 MHz ( period = 4.311 ns ) ; cnt_delay[0] ; cnt_delay[16] ; clk ; clk ; None ; None ; 4.050 ns ;
; N/A ; 232.13 MHz ( period = 4.308 ns ) ; cnt_delay[13] ; key_entry1 ; clk ; clk ; None ; None ; 4.069 ns ;
; N/A ; 232.29 MHz ( period = 4.305 ns ) ; cnt_delay[0] ; cnt_delay[15] ; clk ; clk ; None ; None ; 4.044 ns ;
; N/A ; 232.34 MHz ( period = 4.304 ns ) ; cnt_delay[13] ; cnt_delay[19] ; clk ; clk ; None ; None ; 4.065 ns ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ; ; ; ; ; ; ; ;
+-----------------------------------------+-----------------------------------------------------+------------------+----------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Hold: 'clk' ;
+------------------------------------------+------------+------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Minimum Slack ; From ; To ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
+------------------------------------------+------------+------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Not operational: Clock Skew > Data Delay ; key_entry1 ; key_entry2 ; clk ; clk ; None ; None ; 0.923 ns ;
; Not operational: Clock Skew > Data Delay ; key_entry1 ; txd_buf[4] ; clk ; clk ; None ; None ; 2.695 ns ;
; Not operational: Clock Skew > Data Delay ; key_entry1 ; txd_buf[1] ; clk ; clk ; None ; None ; 3.194 ns ;
; Not operational: Clock Skew > Data Delay ; key_entry1 ; txd_buf[2] ; clk ; clk ; None ; None ; 3.194 ns ;
; Not operational: Clock Skew > Data Delay ; key_entry1 ; txd_buf[5] ; clk ; clk ; None ; None ; 3.194 ns ;
; Not operational: Clock Skew > Data Delay ; key_entry1 ; txd_buf[6] ; clk ; clk ; None ; None ; 3.194 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -