📄 usbbus.fit.rpt
字号:
+------------------------------------------------
; I/O Standard ; Load ; Termination Resistance ;
+--------------+-------+------------------------+
; LVTTL ; 10 pF ; Not Available ;
; LVCMOS ; 10 pF ; Not Available ;
; 3.3-V PCI ; 10 pF ; 25 Ohm ;
; 2.5 V ; 10 pF ; Not Available ;
+--------------+-------+------------------------+
+----------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+-----------------------------------------------------------------------
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ;
+----------------------------+------------+------+---------------------+
; |usbbus ; 37 ; 63 ; |usbbus ;
+----------------------------+------------+------+---------------------+
+----------------------------------------------------------------------------------------------+
; Control Signals ;
+-----------------------------------------------------------------------------------------------
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+------+----------+---------+---------------+--------+----------------------+------------------+
; RD~3 ; LC161 ; 8 ; Output enable ; no ; -- ; -- ;
; WR ; Pin_60 ; 9 ; Output enable ; no ; -- ; -- ;
+------+----------+---------+---------------+--------+----------------------+------------------+
+---------------------------------+
; Non-Global High Fan-Out Signals ;
+----------------------------------
; Name ; Fan-Out ;
+-----------+---------------------+
; WR ; 9 ;
; RD~3 ; 8 ;
; RD ; 2 ;
; D~7 ; 1 ;
; D~6 ; 1 ;
; D~5 ; 1 ;
; D~4 ; 1 ;
; D~3 ; 1 ;
; D~2 ; 1 ;
; D~1 ; 1 ;
; D~0 ; 1 ;
; pa~7 ; 1 ;
; pa~6 ; 1 ;
; pa~5 ; 1 ;
; pa~4 ; 1 ;
; pa~3 ; 1 ;
; pa~2 ; 1 ;
; pa~1 ; 1 ;
; pa~0 ; 1 ;
; PBN[0] ; 1 ;
; PBN[1] ; 1 ;
; PBN[2] ; 1 ;
; PBN[3] ; 1 ;
; PBN[4] ; 1 ;
; PBN[5] ; 1 ;
; PBN[6] ; 1 ;
; PBN[7] ; 1 ;
; PC3 ; 1 ;
; PC2 ; 1 ;
; PC1 ; 1 ;
; PC0 ; 1 ;
; K3 ; 1 ;
; K2 ; 1 ;
; K1 ; 1 ;
; K0 ; 1 ;
; PD5 ; 1 ;
; INT ; 1 ;
; pa~30 ; 1 ;
; pa~28 ; 1 ;
; pa~26 ; 1 ;
; pa~24 ; 1 ;
; pa~22 ; 1 ;
; pa~20 ; 1 ;
; pa~18 ; 1 ;
; pa~16 ; 1 ;
; PBN[0]~22 ; 1 ;
; PBN[1]~20 ; 1 ;
; PBN[2]~18 ; 1 ;
; PBN[3]~16 ; 1 ;
; PBN[4]~14 ; 1 ;
+-----------+---------------------+
+-----------------------------------------------+
; Interconnect Usage Summary ;
+------------------------------------------------
; Interconnect Resource Type ; Usage ;
+----------------------------+------------------+
; Output enables ; 2 / 6 ( 33 % ) ;
; PIA buffers ; 36 / 576 ( 6 % ) ;
; PIAs ; 36 / 576 ( 6 % ) ;
+----------------------------+------------------+
+-----------------------------------------------------------------------------+
; LAB External Interconnect ;
+----------------------------------------------+------------------------------+
; LAB External Interconnects (Average = 2.25) ; Number of LABs (Total = 10) ;
+----------------------------------------------+------------------------------+
; 0 ; 6 ;
; 1 ; 1 ;
; 2 ; 3 ;
; 3 ; 1 ;
; 4 ; 1 ;
; 5 ; 2 ;
; 6 ; 2 ;
+----------------------------------------------+------------------------------+
+-----------------------------------------------------------------------+
; LAB Macrocells ;
+----------------------------------------+------------------------------+
; Number of Macrocells (Average = 2.31) ; Number of LABs (Total = 10) ;
+----------------------------------------+------------------------------+
; 0 ; 6 ;
; 1 ; 1 ;
; 2 ; 2 ;
; 3 ; 2 ;
; 4 ; 1 ;
; 5 ; 2 ;
; 6 ; 2 ;
+----------------------------------------+------------------------------+
+------------------------------------------------------------------------------------+
; Logic Cell Interconnection ;
+-------------------------------------------------------------------------------------
; LAB ; Logic Cell ; Input ; Output ;
+-----+------------+--------+--------------------------------------------------------+
; B ; LC27 ; PC0 ; LED0 ;
; B ; LC25 ; PC1 ; LED1 ;
; B ; LC24 ; PC2 ; LED2 ;
; B ; LC21 ; PC3 ; LED3 ;
; C ; LC48 ; K3 ; PC7 ;
; C ; LC45 ; D[3] ; pa[3] ;
; C ; LC43 ; D[2] ; pa[2] ;
; C ; LC41 ; D[1] ; pa[1] ;
; C ; LC40 ; D[0] ; pa[0] ;
; D ; LC64 ; PBN[7] ; PB[7] ;
; D ; LC61 ; INT ; PD2 ;
; D ; LC59 ; PBN[6] ; PB[6] ;
; D ; LC56 ; PBN[5] ; PB[5] ;
; D ; LC49 ; PBN[1] ; PB[1] ;
; D ; LC54 ; PBN[0] ; PB[0] ;
; F ; LC88 ; K0 ; PC4 ;
; F ; LC85 ; K1 ; PC5 ;
; G ; LC109 ; D[7] ; pa[7] ;
; G ; LC107 ; D[6] ; pa[6] ;
; G ; LC105 ; D[5] ; pa[5] ;
; G ; LC104 ; D[4] ; pa[4] ;
; G ; LC99 ; K2 ; PC6 ;
; H ; LC115 ; PBN[4] ; PB[4] ;
; H ; LC117 ; PBN[3] ; PB[3] ;
; H ; LC128 ; PBN[2] ; PB[2] ;
; K ; LC168 ; WR ; WRN ;
; K ; LC165 ; RD ; RDN ;
; K ; LC161 ; RD ; pa[7], pa[6], pa[5], pa[4], pa[3], pa[2], pa[1], pa[0] ;
; L ; LC192 ; pa[5] ; D[5] ;
; O ; LC233 ; PD5 ; A0 ;
; O ; LC227 ; pa[0] ; D[0] ;
; P ; LC249 ; pa[7] ; D[7] ;
; P ; LC253 ; pa[6] ; D[6] ;
; P ; LC243 ; pa[4] ; D[4] ;
; P ; LC245 ; pa[3] ; D[3] ;
; P ; LC246 ; pa[2] ; D[2] ;
; P ; LC256 ; pa[1] ; D[1] ;
+-----+------------+--------+--------------------------------------------------------+
+------------------+
; Fitter Messages ;
+------------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Version 4.0 Build 190 1/28/2004 SJ Full Version
Info: Processing started: Wed Feb 15 15:38:58 2006
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off usbbus -c usbbus
Info: Selected device EPM3256ATC144-10 for design usbbus
Warning: Macrocell buffer inserted after node RD
Info: Quartus II Fitter was successful. 0 errors, 1 warning
Info: Processing ended: Wed Feb 15 15:38:58 2006
Info: Elapsed time: 00:00:00
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -