📄 gmsk.fit.rpt
字号:
; 44 ; 43 ; -- ; RESERVED ; ; ; ; ;
; 45 ; 44 ; -- ; RESERVED ; ; ; ; ;
; 46 ; 45 ; -- ; RESERVED ; ; ; ; ;
; 47 ; 46 ; -- ; GND ; gnd ; ; ; ;
; 48 ; 47 ; -- ; RESERVED ; ; ; ; ;
; 49 ; 48 ; -- ; RESERVED ; ; ; ; ;
; 50 ; 49 ; -- ; RESERVED ; ; ; ; ;
; 51 ; 50 ; -- ; RESERVED ; ; ; ; ;
; 52 ; 51 ; -- ; RESERVED ; ; ; ; ;
; 53 ; 52 ; -- ; VCCIO ; power ; ; 5.0V ; ;
; 54 ; 53 ; -- ; RESERVED ; ; ; ; ;
; 55 ; 54 ; -- ; RESERVED ; ; ; ; ;
; 56 ; 55 ; -- ; RESERVED ; ; ; ; ;
; 57 ; 56 ; -- ; RESERVED ; ; ; ; ;
; 58 ; 57 ; -- ; RESERVED ; ; ; ; ;
; 59 ; 58 ; -- ; GND ; gnd ; ; ; ;
; 60 ; 59 ; -- ; RESERVED ; ; ; ; ;
; 61 ; 60 ; -- ; RESERVED ; ; ; ; ;
; 62 ; 61 ; -- ; +TCK ; input ; TTL ; ; N ;
; 63 ; 62 ; -- ; RESERVED ; ; ; ; ;
; 64 ; 63 ; -- ; RESERVED ; ; ; ; ;
; 65 ; 64 ; -- ; RESERVED ; ; ; ; ;
; 66 ; 65 ; -- ; VCCIO ; power ; ; 5.0V ; ;
; 67 ; 66 ; -- ; RESERVED ; ; ; ; ;
; 68 ; 67 ; -- ; RESERVED ; ; ; ; ;
; 69 ; 68 ; -- ; RESERVED ; ; ; ; ;
; 70 ; 69 ; -- ; RESERVED ; ; ; ; ;
; 71 ; 70 ; -- ; *TDO ; output ; TTL ; ; N ;
; 72 ; 71 ; -- ; GND ; gnd ; ; ; ;
; 73 ; 72 ; -- ; RESERVED ; ; ; ; ;
; 74 ; 73 ; -- ; RESERVED ; ; ; ; ;
; 75 ; 74 ; -- ; RESERVED ; ; ; ; ;
; 76 ; 75 ; -- ; RESERVED ; ; ; ; ;
; 77 ; 76 ; -- ; RESERVED ; ; ; ; ;
; 78 ; 77 ; -- ; VCCIO ; power ; ; 5.0V ; ;
; 79 ; 78 ; -- ; RESERVED ; ; ; ; ;
; 80 ; 79 ; -- ; RESERVED ; ; ; ; ;
; 81 ; 80 ; -- ; RESERVED ; ; ; ; ;
; 82 ; 81 ; -- ; GND ; gnd ; ; ; ;
; 83 ; 82 ; -- ; clk ; input ; TTL ; ; N ;
; 84 ; 83 ; -- ; GND+ ; ; ; ; ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
+--------------------------------------------------------------------------------------------------+
; I/O Standard ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; I/O Standard ; Input Vref ; Dedicated Input Pins ; Pins in I/O Bank1 ; Pins in I/O Bank2 ; Total ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; TTL ; - ; 1 ; 0 ; 0 ; 1 ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
+--------------------------------------------------------------------+
; Dedicated Inputs I/O ;
+------+-------+-------+-------+--------------+------------+---------+
; Name ; Pin # ; Type ; VCCIO ; I/O Standard ; Input Vref ; Current ;
+------+-------+-------+-------+--------------+------------+---------+
; clk ; 83 ; Input ; -- ; TTL ; - ; 0 mA ;
+------+-------+-------+-------+--------------+------------+---------+
+-----------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+--------------+-------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+--------------+-------+------------------------+
; LVTTL ; 10 pF ; Not Available ;
; LVCMOS ; 10 pF ; Not Available ;
; TTL ; 0 pF ; Not Available ;
+--------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
+----------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------+------------+------+---------------------+
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ;
+----------------------------+------------+------+---------------------+
; |GMSK ; 15 ; 16 ; |GMSK ;
+----------------------------+------------+------+---------------------+
+----------------------------------------------------------------------------------------------+
; Control Signals ;
+-------+----------+---------+--------------+--------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+-------+----------+---------+--------------+--------+----------------------+------------------+
; clk ; PIN_83 ; 14 ; Clock ; yes ; On ; -- ;
; clk_2 ; LC3 ; 2 ; Clock enable ; no ; -- ; -- ;
+-------+----------+---------+--------------+--------+----------------------+------------------+
+---------------------------------------------------------------------+
; Global & Other Fast Signals ;
+------+----------+---------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+------+----------+---------+----------------------+------------------+
; clk ; PIN_83 ; 14 ; On ; -- ;
+------+----------+---------+----------------------+------------------+
+---------------------------------+
; Non-Global High Fan-Out Signals ;
+--------------+------------------+
; Name ; Fan-Out ;
+--------------+------------------+
; m[3] ; 4 ;
; b2 ; 3 ;
; b1 ; 3 ;
; add_count[0] ; 3 ;
; b5 ; 3 ;
; b4 ; 3 ;
; m[0] ; 2 ;
; m[6] ; 2 ;
; clk_2 ; 2 ;
; A7~reg0 ; 1 ;
; add_count[1] ; 1 ;
; m[3]~98 ; 1 ;
; A6~reg0 ; 1 ;
; clk_4 ; 1 ;
; clk~6 ; 1 ;
+--------------+------------------+
+-----------------------------------------------+
; Interconnect Usage Summary ;
+----------------------------+------------------+
; Interconnect Resource Type ; Usage ;
+----------------------------+------------------+
; Output enables ; 0 / 6 ( 0 % ) ;
; PIA buffers ; 11 / 288 ( 4 % ) ;
; PIAs ; 11 / 288 ( 4 % ) ;
+----------------------------+------------------+
+----------------------------------------------------------------------------+
; LAB External Interconnect ;
+----------------------------------------------+-----------------------------+
; LAB External Interconnects (Average = 1.38) ; Number of LABs (Total = 2) ;
+----------------------------------------------+-----------------------------+
; 0 ; 6 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 1 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 0 ;
; 7 ; 0 ;
; 8 ; 1 ;
+----------------------------------------------+-----------------------------+
+----------------------------------------------------------------------+
; LAB Macrocells ;
+----------------------------------------+-----------------------------+
; Number of Macrocells (Average = 1.88) ; Number of LABs (Total = 2) ;
+----------------------------------------+-----------------------------+
; 0 ; 6 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 1 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 0 ;
; 7 ; 0 ;
; 8 ; 0 ;
; 9 ; 0 ;
; 10 ; 0 ;
; 11 ; 0 ;
; 12 ; 1 ;
+----------------------------------------+-----------------------------+
+------------------------------------------------------------------------------------------------+
; Logic Cell Interconnection ;
+-----+------------+---------------------------------------+-------------------------------------+
; LAB ; Logic Cell ; Input ; Output ;
+-----+------------+---------------------------------------+-------------------------------------+
; A ; LC3 ; clk ; clk_4, A4 ;
; A ; LC5 ; clk, m[3] ; b5, A11, m[0] ;
; A ; LC11 ; clk, b4 ; m[6], A12, m[0] ;
; A ; LC1 ; clk, add_count[0] ; add_count[0], A6~reg0, add_count[1] ;
; A ; LC13 ; clk, add_count[0] ; A6 ;
; A ; LC7 ; clk, b5 ; m[0], add_count[1] ;
; A ; LC2 ; clk, m[3], b1, b2, b5, m[0], m[6], b4 ; m[0], b1 ;
; A ; LC16 ; clk, m[0] ; m[0], b2, A8 ;
; A ; LC14 ; clk, b1 ; m[0], m[3], A9 ;
; A ; LC8 ; clk, b2 ; b4, m[0], data, m[3]~98 ;
; A ; LC6 ; m[3] ; A10 ;
; A ; LC4 ; clk, add_count[0], m[6] ; A7~reg0 ;
; B ; LC19 ; clk ; A5 ;
; B ; LC21 ; clk, clk_2 ; A3 ;
; B ; LC17 ; clk, add_count[1] ; A7 ;
+-----+------------+---------------------------------------+-------------------------------------+
+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Version 5.1 Build 176 10/26/2005 SJ Full Version
Info: Processing started: Tue Mar 17 12:16:47 2009
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off GMSK -c GMSK
Info: Selected device EPM7128SLC84-15 for design "GMSK"
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
Info: Processing ended: Tue Mar 17 12:16:47 2009
Info: Elapsed time: 00:00:01
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -