📄 top.fit.rpt
字号:
; - top:inst|McuToFpga:u1|Qtmp[2] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[1] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[0] ; 1 ; OFF ;
; en ; ; ;
; - top:inst|McuToFpga:u1|Qtmp[15] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[16] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[17] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[18] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[19] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[20] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[21] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[22] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[23] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[14] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[13] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[12] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[11] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[10] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[9] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[8] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[7] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[6] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[5] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[4] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[3] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[2] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[1] ; 1 ; ON ;
; - top:inst|McuToFpga:u1|Qtmp[0] ; 1 ; ON ;
+---------------------------------------+-------------------+---------+
+-----------------------------------------------------------------------------------------------+
; Control Signals ;
+--------+----------+---------+--------------+--------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+--------+----------+---------+--------------+--------+----------------------+------------------+
; en ; PIN_4 ; 24 ; Clock enable ; no ; -- ; -- ;
; inclk ; PIN_16 ; 25 ; Clock ; yes ; Global clock ; GCLK2 ;
; mcuclk ; PIN_6 ; 24 ; Clock ; yes ; Global clock ; GCLK1 ;
+--------+----------+---------+--------------+--------+----------------------+------------------+
+--------------------------------------------------------------------------------------------------------+
; Global & Other Fast Signals ;
+-----------------------------------------+----------+---------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+-----------------------------------------+----------+---------+----------------------+------------------+
; inclk ; PIN_16 ; 25 ; Global clock ; GCLK2 ;
; mcuclk ; PIN_6 ; 24 ; Global clock ; GCLK1 ;
; pll:inst1|altpll:altpll_component|_clk0 ; PLL_1 ; 1 ; Global clock ; GCLK3 ;
+-----------------------------------------+----------+---------+----------------------+------------------+
+-------------------------------------------+
; Non-Global High Fan-Out Signals ;
+---------------------------------+---------+
; Name ; Fan-Out ;
+---------------------------------+---------+
; top:inst|dds:u2|address1[7]~176 ; 120 ;
; top:inst|dds:u2|address1[6]~174 ; 106 ;
; top:inst|dds:u2|address1[5]~178 ; 98 ;
; top:inst|dds:u2|address1[4]~172 ; 82 ;
; top:inst|dds:u2|address1[3]~170 ; 80 ;
; top:inst|dds:u2|address1[1]~182 ; 71 ;
; top:inst|dds:u2|address1[2]~184 ; 66 ;
; top:inst|dds:u2|address1[0]~180 ; 61 ;
; top:inst|dds:u2|address1[8]~168 ; 38 ;
; en ; 24 ;
; top:inst|dds:u2|acc[1]~118 ; 5 ;
; top:inst|dds:u2|acc[6]~113 ; 5 ;
; top:inst|dds:u2|acc[11]~108 ; 5 ;
; top:inst|dds:u2|acc[16]~103 ; 5 ;
; top:inst|dds:u2|address1[4]~173 ; 4 ;
; top:inst|sinrom:u3|Mux3~1891 ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[1] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[2] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[3] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[4] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[5] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[6] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[7] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[8] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[9] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[10] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[11] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[12] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[13] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[14] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[17] ; 2 ;
; top:inst|dds:u2|acc[17] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[16] ; 2 ;
; top:inst|dds:u2|acc[16] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[15] ; 2 ;
; top:inst|dds:u2|acc[15] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[20] ; 2 ;
; top:inst|dds:u2|acc[20] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[22] ; 2 ;
; top:inst|dds:u2|acc[22] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[21] ; 2 ;
; top:inst|dds:u2|acc[21]~99 ; 2 ;
; top:inst|dds:u2|acc[21] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[19] ; 2 ;
; top:inst|dds:u2|acc[19] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[18] ; 2 ;
; top:inst|dds:u2|acc[18] ; 2 ;
; top:inst|McuToFpga:u1|Qtmp[23] ; 2 ;
; top:inst|dds:u2|acc[23] ; 2 ;
; top:inst|sinrom:u3|Mux7~1366 ; 2 ;
+---------------------------------+---------+
+----------------------------------------------------+
; Interconnect Usage Summary ;
+----------------------------+-----------------------+
; Interconnect Resource Type ; Usage ;
+----------------------------+-----------------------+
; C4s ; 121 / 8,840 ( 1 % ) ;
; Direct links ; 38 / 11,506 ( < 1 % ) ;
; Global clocks ; 3 / 8 ( 38 % ) ;
; LAB clocks ; 8 / 156 ( 5 % ) ;
; LUT chains ; 26 / 2,619 ( < 1 % ) ;
; Local interconnects ; 319 / 11,506 ( 3 % ) ;
; M4K buffers ; 0 / 468 ( 0 % ) ;
; R4s ; 108 / 7,520 ( 1 % )
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -