📄 top.fit.rpt
字号:
; Nominal PFD frequency ; 20.0 MHz ;
; Nominal VCO frequency ; 599.9 MHz ;
; Freq min lock ; 16.36 MHz ;
; Freq max lock ; 33.33 MHz ;
; Clock Offset ; 0 ps ;
; M VCO Tap ; 0 ;
; M Initial ; 1 ;
; M value ; 30 ;
; N value ; 1 ;
; M counter delay ; -- ;
; N counter delay ; -- ;
; M2 value ; -- ;
; N2 value ; -- ;
; SS counter ; -- ;
; Downspread ; -- ;
; Spread frequency ; -- ;
; enable0 counter ; -- ;
; enable1 counter ; -- ;
; Real time reconfigurable ; -- ;
; Scan chain MIF file ; -- ;
; Preserve counter order ; Off ;
; PLL location ; PLL_1 ;
; Inclk0 signal ; inclk ;
; Inclk1 signal ; -- ;
; Inclk0 signal type ; Dedicated Pin ;
; Inclk1 signal type ; -- ;
+-----------------------------+---------------------------------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; PLL Usage ;
+-----------------------------------------+--------------+------+-----+------------------+-------------+-------+------------+---------+---------------+---------------+------------+---------+---------+
; Name ; Output Clock ; Mult ; Div ; Output Frequency ; Phase Shift ; Delay ; Duty Cycle ; Counter ; Counter Delay ; Counter Value ; High / Low ; Initial ; VCO Tap ;
+-----------------------------------------+--------------+------+-----+------------------+-------------+-------+------------+---------+---------------+---------------+------------+---------+---------+
; pll:inst1|altpll:altpll_component|_clk0 ; clock0 ; 15 ; 4 ; 75.0 MHz ; 0 (0 ps) ; 0 ps ; 50/50 ; G1 ; -- ; 8 ; 4/4 Even ; 1 ; 0 ;
+-----------------------------------------+--------------+------+-----+------------------+-------------+-------+------------+---------+---------------+---------------+------------+---------+---------+
+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+---------------------+-------+------------------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+---------------------+-------+------------------------------------+
; LVTTL ; 10 pF ; Not Available ;
; LVCMOS ; 10 pF ; Not Available ;
; 2.5 V ; 10 pF ; Not Available ;
; 1.8 V ; 10 pF ; Not Available ;
; 1.5 V ; 10 pF ; Not Available ;
; SSTL-3 Class I ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 10 pF ; (See SSTL-2) ;
; LVDS ; 4 pF ; 100 Ohm (Differential) ;
; RSDS ; 10 pF ; 100 Ohm (Differential) ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+---------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; M4Ks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ;
+---------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------+
; |Block1 ; 313 (0) ; 48 ; 0 ; 0 ; 13 ; 0 ; 265 (0) ; 24 (0) ; 24 (0) ; 33 (0) ; 0 (0) ; |Block1 ;
; |pll:inst1| ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |Block1|pll:inst1 ;
; |altpll:altpll_component| ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |Block1|pll:inst1|altpll:altpll_component ;
; |top:inst| ; 313 (0) ; 48 ; 0 ; 0 ; 0 ; 0 ; 265 (0) ; 24 (0) ; 24 (0) ; 33 (0) ; 0 (0) ; |Block1|top:inst ;
; |McuToFpga:u1| ; 24 (24) ; 24 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 24 (24) ; 0 (0) ; 0 (0) ; 0 (0) ; |Block1|top:inst|McuToFpga:u1 ;
; |dds:u2| ; 33 (33) ; 24 ; 0 ; 0 ; 0 ; 0 ; 9 (9) ; 0 (0) ; 24 (24) ; 33 (33) ; 0 (0) ; |Block1|top:inst|dds:u2 ;
; |sinrom:u3| ; 256 (256) ; 0 ; 0 ; 0 ; 0 ; 0 ; 256 (256) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |Block1|top:inst|sinrom:u3 ;
+---------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
+-----------------------------------------------------------------------------------+
; Delay Chain Summary ;
+----------+----------+---------------+---------------+-----------------------+-----+
; Name ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+----------+----------+---------------+---------------+-----------------------+-----+
; inclk ; Input ; -- ; -- ; -- ; -- ;
; data ; Input ; ON ; ON ; -- ; -- ;
; mcuclk ; Input ; OFF ; OFF ; -- ; -- ;
; en ; Input ; ON ; ON ; -- ; -- ;
; daclk ; Output ; -- ; -- ; -- ; -- ;
; DAOUT[7] ; Output ; -- ; -- ; -- ; -- ;
; DAOUT[6] ; Output ; -- ; -- ; -- ; -- ;
; DAOUT[5] ; Output ; -- ; -- ; -- ; -- ;
; DAOUT[4] ; Output ; -- ; -- ; -- ; -- ;
; DAOUT[3] ; Output ; -- ; -- ; -- ; -- ;
; DAOUT[2] ; Output ; -- ; -- ; -- ; -- ;
; DAOUT[1] ; Output ; -- ; -- ; -- ; -- ;
; DAOUT[0] ; Output ; -- ; -- ; -- ; -- ;
+----------+----------+---------------+---------------+-----------------------+-----+
+---------------------------------------------------------------------+
; Pad To Core Delay Chain Fanout ;
+---------------------------------------+-------------------+---------+
; Source Pin / Fanout ; Pad To Core Index ; Setting ;
+---------------------------------------+-------------------+---------+
; inclk ; ; ;
; data ; ; ;
; - top:inst|McuToFpga:u1|Qtmp[23] ; 1 ; ON ;
; mcuclk ; ; ;
; - top:inst|McuToFpga:u1|Qtmp[15] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[16] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[17] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[18] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[19] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[20] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[21] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[22] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[23] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[14] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[13] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[12] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[11] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[10] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[9] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[8] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[7] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[6] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[5] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[4] ; 1 ; OFF ;
; - top:inst|McuToFpga:u1|Qtmp[3] ; 1 ; OFF ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -