📄 epptop.fit.rpt
字号:
; Highest non-global fan-out signal ; ram_dp_ar_aw:m1|always1~33 ;
; Highest non-global fan-out ; 64 ;
; Total fan-out ; 1087 ;
; Average fan-out ; 3.47 ;
+----------------------------------------------+----------------------------+
* Register count does not include registers inside block RAM or DSP blocks.
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; AS ; A10 ; 4 ; 51 ; 37 ; 2 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; CLK ; A16 ; 4 ; 35 ; 37 ; 3 ; 1 ; 0 ; yes ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; DS ; A8 ; 4 ; 59 ; 37 ; 3 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; RST ; A9 ; 4 ; 56 ; 37 ; 1 ; 29 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SRAMADDR[0] ; K11 ; 4 ; 53 ; 37 ; 0 ; 14 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SRAMADDR[1] ; E10 ; 4 ; 55 ; 37 ; 2 ; 22 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SRAMADDR[2] ; E11 ; 4 ; 55 ; 37 ; 3 ; 19 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SRAMCS ; G11 ; 4 ; 53 ; 37 ; 3 ; 4 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SRAMOE ; D11 ; 4 ; 51 ; 37 ; 1 ; 4 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SRAMWE ; G10 ; 4 ; 53 ; 37 ; 2 ; 4 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; WRITE ; A7 ; 4 ; 60 ; 37 ; 1 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; INT ; A11 ; 4 ; 47 ; 37 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; WAIT ; A12 ; 4 ; 47 ; 37 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; EPPDATA[0] ; C8 ; 4 ; 60 ; 37 ; 0 ; 2 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; EPPDATA[1] ; C9 ; 4 ; 56 ; 37 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; EPPDATA[2] ; C10 ; 4 ; 55 ; 37 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; EPPDATA[3] ; C11 ; 4 ; 51 ; 37 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; EPPDATA[4] ; C12 ; 4 ; 51 ; 37 ; 3 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; EPPDATA[5] ; C13 ; 4 ; 46 ; 37 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; EPPDATA[6] ; C14 ; 4 ; 42 ; 37 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; EPPDATA[7] ; D8 ; 4 ; 60 ; 37 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; SRAMDATA[0] ; B10 ; 4 ; 56 ; 37 ; 3 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; SRAMDATA[1] ; D10 ; 4 ; 56 ; 37 ; 0 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; SRAMDATA[2] ; J10 ; 4 ; 57 ; 37 ; 2 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; SRAMDATA[3] ; H10 ; 4 ; 57 ; 37 ; 0 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; SRAMDATA[4] ; G9 ; 4 ; 59 ; 37 ; 2 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; SRAMDATA[5] ; K10 ; 4 ; 59 ; 37 ; 1 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; SRAMDATA[6] ; B8 ; 4 ; 59 ; 37 ; 0 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; SRAMDATA[7] ; D9 ; 4 ; 60 ; 37 ; 3 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
+------------------------------------------------------------+
; I/O Bank Usage ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1 ; 0 / 56 ( 0 % ) ; 3.3V ; -- ;
; 2 ; 0 / 68 ( 0 % ) ; 3.3V ; -- ;
; 3 ; 3 / 63 ( 5 % ) ; 3.3V ; -- ;
; 4 ; 29 / 56 ( 52 % ) ; 3.3V ; -- ;
; 5 ; 0 / 0 ( -- ) ; 3.3V ; -- ;
; 6 ; 0 / 0 ( -- ) ; 3.3V ; -- ;
; 7 ; 0 / 54 ( 0 % ) ; 3.3V ; -- ;
; 8 ; 0 / 56 ( 0 % ) ; 3.3V ; -- ;
; 9 ; 0 / 6 ( 0 % ) ; 3.3V ; -- ;
; 10 ; 0 / 6 ( 0 % ) ; 3.3V ; -- ;
; 11 ; 0 / 0 ( -- ) ; 3.3V ; -- ;
; 12 ; 0 / 0 ( -- ) ; 3.3V ; -- ;
; 13 ; 0 / 20 ( 0 % ) ; 3.3V ; -- ;
; 14 ; 0 / 20 ( 0 % ) ; 3.3V ; -- ;
+----------+------------------+---------------+--------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ;
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; A2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A3 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A4 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A5 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A6 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A7 ; 334 ; 4 ; WRITE ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; A8 ; 339 ; 4 ; DS ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; A9 ; 346 ; 4 ; RST ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; A10 ; 360 ; 4 ; AS ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -