📄 dq01.tan.rpt
字号:
+------------------------------------------------------------------------------------------------------+
; Timing Analyzer Settings ;
+-------------------------------------------------------+--------------------+------+----+-------------+
; Option ; Setting ; From ; To ; Entity Name ;
+-------------------------------------------------------+--------------------+------+----+-------------+
; Device Name ; EP2C35F672C6 ; ; ; ;
; Timing Models ; Final ; ; ; ;
; Number of source nodes to report per destination node ; 10 ; ; ; ;
; Number of destination nodes to report ; 10 ; ; ; ;
; Number of paths to report ; 200 ; ; ; ;
; Report Minimum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Default hold multicycle ; Same As Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; On ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
; Use TimeQuest Timing Analyzer ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; inputclock ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; Reset ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; Spe ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'inputclock' ;
+-----------------------------------------+-----------------------------------------------------+---------------------------+---------------------------+------------+------------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+---------------------------+---------------------------+------------+------------+-----------------------------+---------------------------+-------------------------+
; N/A ; 37.90 MHz ( period = 26.386 ns ) ; 74160:inst7|7 ; 74190:inst21|50~37 ; inputclock ; inputclock ; None ; None ; 2.244 ns ;
; N/A ; 38.16 MHz ( period = 26.208 ns ) ; 74160:inst7|6 ; 74190:inst21|50~37 ; inputclock ; inputclock ; None ; None ; 2.155 ns ;
; N/A ; 39.14 MHz ( period = 25.550 ns ) ; 74160:inst7|7 ; 74190:inst24|48~8 ; inputclock ; inputclock ; None ; None ; 1.958 ns ;
; N/A ; 39.27 MHz ( period = 25.462 ns ) ; 74190:inst35|50~37 ; 74190:inst35|49 ; inputclock ; inputclock ; None ; None ; 2.822 ns ;
; N/A ; 39.41 MHz ( period = 25.372 ns ) ; 74160:inst7|6 ; 74190:inst24|48~8 ; inputclock ; inputclock ; None ; None ; 1.869 ns ;
; N/A ; 39.46 MHz ( period = 25.344 ns ) ; 74190:inst35|50~37 ; 74190:inst35|50~$emulated ; inputclock ; inputclock ; None ; None ; 2.763 ns ;
; N/A ; 39.91 MHz ( period = 25.056 ns ) ; 74190:inst35|50~37 ; 74190:inst35|51 ; inputclock ; inputclock ; None ; None ; 2.619 ns ;
; N/A ; 40.29 MHz ( period = 24.822 ns ) ; 74160:inst7|7 ; 74190:inst21|49~35 ; inputclock ; inputclock ; None ; None ; 1.746 ns ;
; N/A ; 40.31 MHz ( period = 24.806 ns ) ; 74190:inst6|48~8 ; 74190:inst6|50~$emulated ; inputclock ; inputclock ; None ; None ; 2.482 ns ;
; N/A ; 40.38 MHz ( period = 24.766 ns ) ; 74160:inst7|7 ; 74190:inst35|50~37 ; inputclock ; inputclock ; None ; None ; 1.731 ns ;
; N/A ; 40.68 MHz ( period = 24.584 ns ) ; 74160:inst7|6 ; 74190:inst21|49~35 ; inputclock ; inputclock ; None ; None ; 1.627 ns ;
; N/A ; 40.76 MHz ( period = 24.536 ns ) ; 74190:inst6|48~8 ; 74190:inst6|51 ; inputclock ; inputclock ; None ; None ; 2.347 ns ;
; N/A ; 40.77 MHz ( period = 24.528 ns ) ; 74160:inst7|6 ; 74190:inst35|50~37 ; inputclock ; inputclock ; None ; None ; 1.612 ns ;
; N/A ; 41.68 MHz ( period = 23.990 ns ) ; 74190:inst6|48~8 ; 74190:inst6|49 ; inputclock ; inputclock ; None ; None ; 2.074 ns ;
; N/A ; 42.20 MHz ( period = 23.696 ns ) ; 74160:inst7|6 ; 74190:inst6|48~8 ; inputclock ; inputclock ; None ; None ; 1.205 ns ;
; N/A ; 42.27 MHz ( period = 23.658 ns ) ; 74160:inst7|6 ; 74190:inst21|48~8 ; inputclock ; inputclock ; None ; None ; 1.168 ns ;
; N/A ; 42.97 MHz ( period = 23.274 ns ) ; 74190:inst24|48~8 ; 74190:inst24|49 ; inputclock ; inputclock ; None ; None ; 1.881 ns ;
; N/A ; 43.50 MHz ( period = 22.988 ns ) ; 74190:inst24|48~8 ; 74190:inst24|50~$emulated ; inputclock ; inputclock ; None ; None ; 1.738 ns ;
; N/A ; 43.52 MHz ( period = 22.978 ns ) ; 74190:inst24|48~8 ; 74190:inst24|51 ; inputclock ; inputclock ; None ; None ; 1.733 ns ;
; N/A ; 43.68 MHz ( period = 22.896 ns ) ; 74190:inst21|48~8 ; 74190:inst33|50~$emulated ; inputclock ; inputclock ; None ; None ; 3.070 ns ;
; N/A ; 44.75 MHz ( period = 22.346 ns ) ; 74190:inst21|48~8 ; 74190:inst33|51 ; inputclock ; inputclock ; None ; None ; 2.795 ns ;
; N/A ; 45.77 MHz ( period = 21.850 ns ) ; 74190:inst6|48~8 ; 74190:inst6|48~$emulated ; inputclock ; inputclock ; None ; None ; 1.004 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -