📄 lcd1602.vf
字号:
////////////////////////////////////////////////////////////////////////////////
// Copyright (c) 1995-2003 Xilinx, Inc.
// All Right Reserved.
////////////////////////////////////////////////////////////////////////////////
// ____ ____
// / /\/ /
// /___/ \ / Vendor: Xilinx
// \ \ \/ Version : 7.1.04i
// \ \ Application : sch2verilog
// / / Filename : lcd1602.vf
// /___/ /\ Timestamp : 02/25/2006 13:47:02
// \ \ / \
// \___\/\___\
//
//Command: D:/Xilinx/bin/nt/sch2verilog.exe -intstyle ise -family spartan2 -w lcd1602.sch lcd1602.vf
//Design Name: lcd1602
//Device: spartan2
//Purpose:
// This verilog netlist is translated from an ECS schematic.It can be
// synthesized and simulated, but it should not be modified.
//
`timescale 1ns / 1ps
module lcd1602(clk,
rst,
data,
lcd_e,
lcd_rs,
lcd_rw);
input clk;
input rst;
output [7:0] data;
output lcd_e;
output lcd_rs;
output lcd_rw;
wire XLXN_1;
div16 XLXI_1 (.clk(clk),
.rst(rst),
.clk_16(XLXN_1));
lcd XLXI_2 (.clk(XLXN_1),
.rst(rst),
.data(data[7:0]),
.lcd_e(lcd_e),
.lcd_rs(lcd_rs),
.lcd_rw(lcd_rw));
endmodule
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -