📄 test.tan.rpt
字号:
; N/A ; 281.93 MHz ( period = 3.547 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[7] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[9] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.308 ns ;
; N/A ; 281.93 MHz ( period = 3.547 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[7] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[10] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.308 ns ;
; N/A ; 281.93 MHz ( period = 3.547 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[7] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.308 ns ;
; N/A ; 281.93 MHz ( period = 3.547 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[7] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.308 ns ;
; N/A ; 283.85 MHz ( period = 3.523 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[13] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.284 ns ;
; N/A ; 283.85 MHz ( period = 3.523 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[14] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.284 ns ;
; N/A ; 283.85 MHz ( period = 3.523 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[12] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.284 ns ;
; N/A ; 283.85 MHz ( period = 3.523 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.284 ns ;
; N/A ; 283.85 MHz ( period = 3.523 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[16] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.284 ns ;
; N/A ; 283.85 MHz ( period = 3.523 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.284 ns ;
; N/A ; 283.85 MHz ( period = 3.523 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[18] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.284 ns ;
; N/A ; 283.85 MHz ( period = 3.523 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[11] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.284 ns ;
; N/A ; 283.85 MHz ( period = 3.523 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[9] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.284 ns ;
; N/A ; 283.85 MHz ( period = 3.523 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[10] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.284 ns ;
; N/A ; 283.85 MHz ( period = 3.523 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.284 ns ;
; N/A ; 283.85 MHz ( period = 3.523 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.284 ns ;
; N/A ; 294.29 MHz ( period = 3.398 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[13] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.159 ns ;
; N/A ; 294.29 MHz ( period = 3.398 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[14] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.159 ns ;
; N/A ; 294.29 MHz ( period = 3.398 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[12] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.159 ns ;
; N/A ; 294.29 MHz ( period = 3.398 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.159 ns ;
; N/A ; 294.29 MHz ( period = 3.398 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[16] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.159 ns ;
; N/A ; 294.29 MHz ( period = 3.398 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.159 ns ;
; N/A ; 294.29 MHz ( period = 3.398 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[18] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.159 ns ;
; N/A ; 294.29 MHz ( period = 3.398 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[11] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.159 ns ;
; N/A ; 294.29 MHz ( period = 3.398 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[9] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.159 ns ;
; N/A ; 294.29 MHz ( period = 3.398 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[10] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.159 ns ;
; N/A ; 294.29 MHz ( period = 3.398 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.159 ns ;
; N/A ; 294.29 MHz ( period = 3.398 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.159 ns ;
; N/A ; 297.18 MHz ( period = 3.365 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[12] ; UART_TX:TXD_BLOCK|BAUD_TICK ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.296 ns ;
; N/A ; 305.90 MHz ( period = 3.269 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[13] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.030 ns ;
; N/A ; 305.90 MHz ( period = 3.269 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[14] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.030 ns ;
; N/A ; 305.90 MHz ( period = 3.269 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[12] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.030 ns ;
; N/A ; 305.90 MHz ( period = 3.269 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.030 ns ;
; N/A ; 305.90 MHz ( period = 3.269 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[16] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.030 ns ;
; N/A ; 305.90 MHz ( period = 3.269 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.030 ns ;
; N/A ; 305.90 MHz ( period = 3.269 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[18] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.030 ns ;
; N/A ; 305.90 MHz ( period = 3.269 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[11] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.030 ns ;
; N/A ; 305.90 MHz ( period = 3.269 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[9] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.030 ns ;
; N/A ; 305.90 MHz ( period = 3.269 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[10] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.030 ns ;
; N/A ; 305.90 MHz ( period = 3.269 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.030 ns ;
; N/A ; 305.90 MHz ( period = 3.269 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.030 ns ;
; N/A ; 306.75 MHz ( period = 3.260 ns ) ; UART_TX:TXD_BLOCK|SENT_ENABLE ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[13] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.019 ns ;
; N/A ; 306.75 MHz ( period = 3.260 ns ) ; UART_TX:TXD_BLOCK|SENT_ENABLE ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[14] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.019 ns ;
; N/A ; 306.75 MHz ( period = 3.260 ns ) ; UART_TX:TXD_BLOCK|SENT_ENABLE ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[12] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.019 ns ;
; N/A ; 306.75 MHz ( period = 3.260 ns ) ; UART_TX:TXD_BLOCK|SENT_ENABLE ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.019 ns ;
; N/A ; 306.75 MHz ( period = 3.260 ns ) ; UART_TX:TXD_BLOCK|SENT_ENABLE ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[16] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.019 ns ;
; N/A ; 306.75 MHz ( period = 3.260 ns ) ; UART_TX:TXD_BLOCK|SENT_ENABLE ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.019 ns ;
; N/A ; 306.75 MHz ( period = 3.260 ns ) ; UART_TX:TXD_BLOCK|SENT_ENABLE ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[18] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.019 ns ;
; N/A ; 306.75 MHz ( period = 3.260 ns ) ; UART_TX:TXD_BLOCK|SENT_ENABLE ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[11] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.019 ns ;
; N/A ; 306.75 MHz ( period = 3.260 ns ) ; UART_TX:TXD_BLOCK|SENT_ENABLE ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[9] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.019 ns ;
; N/A ; 306.75 MHz ( period = 3.260 ns ) ; UART_TX:TXD_BLOCK|SENT_ENABLE ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[10] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.019 ns ;
; N/A ; 306.75 MHz ( period = 3.260 ns ) ; UART_TX:TXD_BLOCK|SENT_ENABLE ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.019 ns ;
; N/A ; 306.75 MHz ( period = 3.260 ns ) ; UART_TX:TXD_BLOCK|SENT_ENABLE ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[8] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 3.019 ns ;
; N/A ; 309.69 MHz ( period = 3.229 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[16] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[13] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.990 ns ;
; N/A ; 309.69 MHz ( period = 3.229 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[16] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[14] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.990 ns ;
; N/A ; 309.69 MHz ( period = 3.229 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[16] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[12] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.990 ns ;
; N/A ; 309.69 MHz ( period = 3.229 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[16] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[15] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.990 ns ;
; N/A ; 309.69 MHz ( period = 3.229 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[16] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[16] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.990 ns ;
; N/A ; 309.69 MHz ( period = 3.229 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[16] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[17] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.990 ns ;
; N/A ; 309.69 MHz ( period = 3.229 ns ) ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[16] ; UART_TX:TXD_BLOCK|BAUD_DIVIDER[18] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.990 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -