📄 test.tan.rpt
字号:
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[18] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.188 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[18] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[8] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.188 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.177 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.177 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[9] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.177 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[12] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.177 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.177 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[18] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.177 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[17] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.177 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.177 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[11] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.177 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[10] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.177 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.177 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[8] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.177 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.871 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.871 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[9] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.871 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[12] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.871 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.871 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[18] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.871 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[17] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.871 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.871 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[11] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.871 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[10] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.871 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.871 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[8] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.871 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.754 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.754 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[9] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.754 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[12] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.754 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.754 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[18] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.754 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[17] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.754 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.754 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[11] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.754 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[10] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.754 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.754 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[8] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.754 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[15] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.710 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.710 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[9] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.710 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[12] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.710 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[13] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.710 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[18] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.710 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[17] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.710 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[16] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.710 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[11] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.710 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[10] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.710 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[7] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.710 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[14] ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[8] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.710 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[11] ; UART_RX:RXD_BLOCK|BAUD_TICK ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.153 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|STATE.bit5 ; UART_RX:RXD_BLOCK|RECEIVE_DATA[5] ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.210 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[10] ; UART_RX:RXD_BLOCK|BAUD_TICK ; CLOCK_50 ; CLOCK_50 ; None ; None ; 2.104 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|RECEIVE_BUSY ; UART_RX:RXD_BLOCK|RECEIVE_BUSY ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.081 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|BAUD_DIVIDER[7] ; UART_RX:RXD_BLOCK|BAUD_TICK ; CLOCK_50 ; CLOCK_50 ; None ; None ; 1.904 ns ;
; N/A ; Restricted to 380.08 MHz ( period = 2.631 ns ) ; UART_RX:RXD_BLOCK|STATE.bit1 ; UART_RX:RXD_BLOCK|RECEIVE_DATA[1] ; CLOCK_50 ; CLOCK_5
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -