📄 div.fit.rpt
字号:
; Global signals ; 1 ;
; UFM blocks ; 0 / 1 ( 0 % ) ;
; Global clocks ; 1 / 4 ( 25 % ) ;
; Maximum fan-out node ; count[1] ;
; Maximum fan-out ; 5 ;
; Highest non-global fan-out signal ; count[1] ;
; Highest non-global fan-out ; 5 ;
; Total fan-out ; 25 ;
; Average fan-out ; 3.57 ;
+---------------------------------------------+-----------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Location assigned by ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; clk ; E1 ; 1 ; 1 ; 2 ; 0 ; 5 ; 0 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; Fitter ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Fast Output Connection ; Location assigned by ; Load ;
+------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; q ; C1 ; 1 ; 1 ; 4 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; yes ; Fitter ; 10 pF ;
+------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
+----------------------------------------------------------+
; I/O Bank Usage ;
+----------+----------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+----------------+---------------+--------------+
; 1 ; 2 / 38 ( 5 % ) ; 3.3V ; -- ;
; 2 ; 0 / 42 ( 0 % ) ; 3.3V ; -- ;
+----------+----------------+---------------+--------------+
+----------------------------------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; A1 ; 82 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A2 ; 79 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A3 ; 78 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A4 ; 75 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A5 ; 71 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A6 ; 69 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A7 ; 68 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A8 ; 65 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A9 ; 63 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A10 ; 62 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B1 ; 1 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; B2 ; 83 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B3 ; 80 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B4 ; 76 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B5 ; 73 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B6 ; 70 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B7 ; 67 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B8 ; 64 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B9 ; 61 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B10 ; 58 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; C1 ; 2 ; 1 ; q ; output ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; Off ;
; C2 ; 0 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; C3 ; 81 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C4 ; 77 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C5 ; 74 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C6 ; 72 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C7 ; 66 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C8 ; 60 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; C9 ; 59 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; C10 ; 55 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; D1 ; 5 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; D2 ; 4 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; D3 ; 3 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; D4 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; D5 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
; D6 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; D7 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
; D8 ; 57 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; D9 ; 56 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; D10 ; 54 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; E1 ; 8 ; 1 ; clk ; input ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; Off ;
; E2 ; 7 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; E3 ; 6 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; E4 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; E5 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
; E6 ; ; ; GNDINT ; gnd ; ; ; -- ; ; -- ; -- ;
; E7 ; ; ; VCCINT ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; E8 ; 53 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; E9 ; 52 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; E10 ; 51 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F1 ; 11 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F2 ; 9 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F3 ; 10 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F4 ; ; ; VCCINT ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; F5 ; ; ; GNDINT ; gnd ; ; ; -- ; ; -- ; -- ;
; F6 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
; F7 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; F8 ; 50 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F9 ; 49 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F10 ; 48 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G1 ; 12 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G2 ; 14 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G3 ; 15 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G4 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; G5 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
; G6 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; G7 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
; G8 ; 45 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G9 ; 46 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G10 ; 47 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; H1 ; 13 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; H2 ; 17 ; 1 ; #TDI ; input ; ; ; -- ; ; -- ; -- ;
; H3 ; 18 ; 1 ; #TCK ; input ; ; ; -- ; ; -- ; -- ;
; H4 ; 24 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; H5 ; 29 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; H6 ; 31 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; H7 ; 37 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; H8 ; 39 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; H9 ; 42 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; H10 ; 44 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; J1 ; 16 ; 1 ; #TMS ; input ; ; ; -- ; ; -- ; -- ;
; J2 ; 19 ; 1 ; #TDO ; output ; ; ; -- ; ; -- ; -- ;
; J3 ; 21 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J4 ; 25 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J5 ; 27 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J6 ; 32 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J7 ; 35 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J8 ; 38 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J9 ; 41 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J10 ; 43 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; K1 ; 20 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; K2 ; 22 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; K3 ; 23 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; K4 ; 26 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; K5 ; 28 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; K6 ; 30 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; K7 ; 33 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; K8 ; 34 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; K9 ; 36 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; K10 ; 40 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+
+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+----------------------------+-------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+----------------------------+-------+------------------------+
; 3.3-V LVTTL ; 10 pF ; Not Available ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -