⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 manqiesite.fit.rpt

📁 cpld实现的并行数据串行传输收发模块(类曼切斯特码)。最大2M并行码率。
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; M5       ; 41         ; 1        ; #TDO           ; output ;              ;         ; --         ;                 ;
; M6       ;            ;          ; NC             ;        ;              ;         ; --         ;                 ;
; M7       ;            ;          ; NC             ;        ;              ;         ; --         ;                 ;
; M8       ; 66         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; M9       ; 67         ; 1        ; data_co[15]    ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; M10      ;            ;          ; NC             ;        ;              ;         ; --         ;                 ;
; M11      ;            ;          ; NC             ;        ;              ;         ; --         ;                 ;
; M12      ;            ;          ; NC             ;        ;              ;         ; --         ;                 ;
; M13      ; 90         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; M14      ; 92         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; M15      ; 87         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; M16      ; 89         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; N1       ; 35         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; N2       ; 34         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; N3       ; 36         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; N4       ; 38         ; 1        ; #TMS           ; input  ;              ;         ; --         ;                 ;
; N5       ; 48         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; N6       ;            ;          ; NC             ;        ;              ;         ; --         ;                 ;
; N7       ;            ;          ; NC             ;        ;              ;         ; --         ;                 ;
; N8       ;            ;          ; NC             ;        ;              ;         ; --         ;                 ;
; N9       ;            ;          ; NC             ;        ;              ;         ; --         ;                 ;
; N10      ;            ;          ; NC             ;        ;              ;         ; --         ;                 ;
; N11      ;            ;          ; NC             ;        ;              ;         ; --         ;                 ;
; N12      ; 74         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; N13      ; 86         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; N14      ; 88         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; N15      ; 83         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; N16      ; 85         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; P1       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; P2       ; 37         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; P3       ; 40         ; 1        ; #TCK           ; input  ;              ;         ; --         ;                 ;
; P4       ; 44         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; P5       ; 50         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; P6       ; 54         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; P7       ; 56         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; P8       ; 58         ; 1        ; data_co[12]    ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; P9       ; 60         ; 1        ; data_co[13]    ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; P10      ; 64         ; 1        ; data_co[6]     ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; P11      ; 68         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; P12      ; 72         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; P13      ; 78         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; P14      ; 82         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; P15      ; 84         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ;
; P16      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; R1       ; 43         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; R2       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
; R3       ; 42         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; R4       ; 46         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; R5       ; 52         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; R6       ; 51         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; R7       ; 55         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; R8       ; 59         ; 1        ; data_co[11]    ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; R9       ; 63         ; 1        ; data_co[9]     ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; R10      ; 69         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; R11      ; 73         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; R12      ; 70         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; R13      ; 76         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; R14      ; 80         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; R15      ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
; R16      ; 81         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; T1       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
; T2       ; 45         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; T3       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; T4       ; 47         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; T5       ; 49         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; T6       ; 53         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; T7       ; 57         ; 1        ; data_co[10]    ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; T8       ; 61         ; 1        ; data_co[14]    ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; T9       ; 62         ; 1        ; data_co[8]     ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; T10      ; 65         ; 1        ; data_co[7]     ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; T11      ; 71         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; T12      ; 75         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; T13      ; 77         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; T14      ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; T15      ; 79         ; 1        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; T16      ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                    ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; |main                      ; 101 (0)     ; 69           ; 0          ; 29   ; 0            ; 32 (0)       ; 22 (0)            ; 47 (0)           ; 17 (0)          ; |main               ;
;    |code:inst|             ; 22 (22)     ; 12           ; 0          ; 0    ; 0            ; 10 (10)      ; 2 (2)             ; 10 (10)          ; 6 (6)           ; |main|code:inst     ;
;    |deco_t:inst1|          ; 28 (28)     ; 17           ; 0          ; 0    ; 0            ; 11 (11)      ; 4 (4)             ; 13 (13)          ; 5 (5)           ; |main|deco_t:inst1  ;
;    |in_reg:inst2|          ; 51 (51)     ; 40           ; 0          ; 0    ; 0            ; 11 (11)      ; 16 (16)           ; 24 (24)          ; 6 (6)           ; |main|in_reg:inst2  ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------------+
; Delay Chain Summary                    ;
+-------------+----------+---------------+
; Name        ; Pin Type ; Pad to Core 0 ;
+-------------+----------+---------------+
; x8_clk      ; Input    ; 0             ;
; clk_co      ; Input    ; 0             ;
; clr_co      ; Input    ; 0             ;
; en_co       ; Input    ; 0             ;
; wr_co       ; Input    ; 0             ;
; decode_en   ; Input    ; 0             ;
; data_co[0]  ; Input    ; 0             ;
; data_co[1]  ; Input    ; 0             ;
; data_co[2]  ; Input    ; 0             ;
; data_co[3]  ; Input    ; 0             ;
; data_co[4]  ; Input    ; 0             ;
; data_co[5]  ; Input    ; 0             ;
; data_co[6]  ; Input    ; 0             ;
; data_co[7]  ; Input    ; 0             ;
; data_co[8]  ; Input    ; 0             ;
; data_co[9]  ; Input    ; 0             ;
; data_co[10] ; Input    ; 0             ;
; data_co[11] ; Input    ; 0             ;
; data_co[12] ; Input    ; 0             ;
; data_co[13] ; Input    ; 0             ;
; data_co[14] ; Input    ; 0             ;
; data_co[15] ; Input    ; 0             ;
; q           ; Output   ; --            ;
; fail        ; Output   ; --            ;
; ready       ; Output   ; --            ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -