📄 manqiesite.fit.rpt
字号:
; Total logic elements ; 101 / 570 ( 17 % ) ;
; -- Combinational with no register ; 32 ;
; -- Register only ; 21 ;
; -- Combinational with a register ; 48 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 38 ;
; -- 3 input functions ; 10 ;
; -- 2 input functions ; 31 ;
; -- 1 input functions ; 7 ;
; -- 0 input functions ; 15 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 87 ;
; -- arithmetic mode ; 14 ;
; -- qfbk mode ; 2 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 36 ;
; -- asynchronous clear/load mode ; 44 ;
; ; ;
; Total LABs ; 13 / 57 ( 22 % ) ;
; Logic elements in carry chains ; 17 ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 29 / 160 ( 18 % ) ;
; -- Clock pins ; 2 ;
; Global signals ; 4 ;
; UFM blocks ; 0 / 1 ( 0 % ) ;
; Global clocks ; 4 / 4 ( 100 % ) ;
; Maximum fan-out node ; clr_co ;
; Maximum fan-out ; 49 ;
; Total fan-out ; 416 ;
; Average fan-out ; 3.20 ;
+---------------------------------------------+--------------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Location assigned by ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; clk_co ; H5 ; 1 ; 0 ; 5 ; 0 ; 31 ; 0 ; yes ; no ; no ; Off ; LVTTL ; Fitter ;
; clr_co ; B6 ; 2 ; 4 ; 8 ; 1 ; 49 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[0] ; B8 ; 2 ; 6 ; 8 ; 0 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[10] ; T7 ; 1 ; 5 ; 3 ; 0 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[11] ; R8 ; 1 ; 6 ; 3 ; 2 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[12] ; P8 ; 1 ; 6 ; 3 ; 3 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[13] ; P9 ; 1 ; 6 ; 3 ; 1 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[14] ; T8 ; 1 ; 6 ; 3 ; 0 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[15] ; M9 ; 1 ; 8 ; 3 ; 2 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[1] ; B5 ; 2 ; 6 ; 8 ; 3 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[2] ; C7 ; 2 ; 7 ; 8 ; 3 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[3] ; A9 ; 2 ; 7 ; 8 ; 1 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[4] ; B9 ; 2 ; 7 ; 8 ; 0 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[5] ; A8 ; 2 ; 7 ; 8 ; 2 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[6] ; P10 ; 1 ; 7 ; 3 ; 1 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[7] ; T10 ; 1 ; 7 ; 3 ; 0 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[8] ; T9 ; 1 ; 7 ; 3 ; 3 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; data_co[9] ; R9 ; 1 ; 7 ; 3 ; 2 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; decode_en ; C5 ; 2 ; 5 ; 8 ; 1 ; 4 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; en_co ; A10 ; 2 ; 8 ; 8 ; 2 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; wr_co ; C8 ; 2 ; 8 ; 8 ; 3 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; Fitter ;
; x8_clk ; J5 ; 1 ; 0 ; 5 ; 1 ; 5 ; 0 ; yes ; no ; no ; Off ; LVTTL ; Fitter ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Fast Output Connection ; Location assigned by ; Load ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; code_q ; A6 ; 2 ; 5 ; 8 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; Fitter ; 10 pF ;
; fail ; A4 ; 2 ; 3 ; 8 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; Fitter ; 10 pF ;
; in_busy ; C10 ; 2 ; 9 ; 8 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; Fitter ; 10 pF ;
; jo ; D4 ; 2 ; 3 ; 8 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; Fitter ; 10 pF ;
; q ; B4 ; 2 ; 4 ; 8 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; Fitter ; 10 pF ;
; ready ; A5 ; 2 ; 4 ; 8 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; Fitter ; 10 pF ;
; shift_q ; C6 ; 2 ; 6 ; 8 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; Fitter ; 10 pF ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
+------------------------------------------------------------+
; I/O Bank Usage ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1 ; 12 / 78 ( 15 % ) ; 3.3V ; -- ;
; 2 ; 17 / 82 ( 20 % ) ; 3.3V ; -- ;
+----------+------------------+---------------+--------------+
+--------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; A1 ; ; ; GNDIO ; gnd ; ; ; -- ; ;
; A2 ; 161 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; A3 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ;
; A4 ; 159 ; 2 ; fail ; output ; LVTTL ; ; Column I/O ; N ;
; A5 ; 157 ; 2 ; ready ; output ; LVTTL ; ; Column I/O ; N ;
; A6 ; 153 ; 2 ; code_q ; output ; LVTTL ; ; Column I/O ; N ;
; A7 ; 149 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; A8 ; 145 ; 2 ; data_co[5] ; input ; LVTTL ; ; Column I/O ; N ;
; A9 ; 144 ; 2 ; data_co[3] ; input ; LVTTL ; ; Column I/O ; N ;
; A10 ; 141 ; 2 ; en_co ; input ; LVTTL ; ; Column I/O ; N ;
; A11 ; 137 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; A12 ; 133 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; A13 ; 129 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; A14 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ;
; A15 ; 127 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; A16 ; ; ; GNDIO ; gnd ; ; ; -- ; ;
; B1 ; 163 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B2 ; ; ; GNDIO ; gnd ; ; ; -- ; ;
; B3 ; 162 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B4 ; 156 ; 2 ; q ; output ; LVTTL ; ; Column I/O ; N ;
; B5 ; 150 ; 2 ; data_co[1] ; input ; LVTTL ; ; Column I/O ; N ;
; B6 ; 155 ; 2 ; clr_co ; input ; LVTTL ; ; Column I/O ; N ;
; B7 ; 151 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B8 ; 147 ; 2 ; data_co[0] ; input ; LVTTL ; ; Column I/O ; N ;
; B9 ; 143 ; 2 ; data_co[4] ; input ; LVTTL ; ; Column I/O ; N ;
; B10 ; 139 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B11 ; 135 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B12 ; 131 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B13 ; 128 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B14 ; 124 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B15 ; ; ; GNDIO ; gnd ; ; ; -- ; ;
; B16 ; 125 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; C1 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ;
; C2 ; 1 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; C3 ; 0 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; C4 ; 158 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; C5 ; 152 ; 2 ; decode_en ; input ; LVTTL ; ; Column I/O ; N ;
; C6 ; 148 ; 2 ; shift_q ; output ; LVTTL ; ; Column I/O ; N ;
; C7 ; 146 ; 2 ; data_co[2] ; input ; LVTTL ; ; Column I/O ; N ;
; C8 ; 142 ; 2 ; wr_co ; input ; LVTTL ; ; Column I/O ; N ;
; C9 ; 140 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; C10 ; 138 ; 2 ; in_busy ; output ; LVTTL ; ; Column I/O ; N ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -