📄 test3.sim.rpt
字号:
; |test3|DATAL[3] ; |test3|DATAL[3] ; padio ;
; |test3|DATAL[2] ; |test3|DATAL[2] ; padio ;
; |test3|DATAL[1] ; |test3|DATAL[1] ; padio ;
; |test3|DATAL[0] ; |test3|DATAL[0] ; padio ;
; |test3|TEMP1Q[2] ; |test3|TEMP1Q[2] ; padio ;
; |test3|TEMP1Q[1] ; |test3|TEMP1Q[1] ; padio ;
; |test3|TEMP1Q[0] ; |test3|TEMP1Q[0] ; padio ;
; |test3|TEMP2Q[12] ; |test3|TEMP2Q[12] ; padio ;
; |test3|TEMP2Q[11] ; |test3|TEMP2Q[11] ; padio ;
; |test3|TEMP2Q[10] ; |test3|TEMP2Q[10] ; padio ;
; |test3|TEMP2Q[9] ; |test3|TEMP2Q[9] ; padio ;
; |test3|TEMP2Q[8] ; |test3|TEMP2Q[8] ; padio ;
; |test3|TEMP2Q[7] ; |test3|TEMP2Q[7] ; padio ;
; |test3|TEMP2Q[6] ; |test3|TEMP2Q[6] ; padio ;
; |test3|TEMP2Q[5] ; |test3|TEMP2Q[5] ; padio ;
; |test3|TEMP2Q[4] ; |test3|TEMP2Q[4] ; padio ;
; |test3|TEMP2Q[3] ; |test3|TEMP2Q[3] ; padio ;
; |test3|TEMP2Q[2] ; |test3|TEMP2Q[2] ; padio ;
; |test3|TEMP2Q[1] ; |test3|TEMP2Q[1] ; padio ;
; |test3|TEMP2Q[0] ; |test3|TEMP2Q[0] ; padio ;
+---------------------------+---------------------------------------+------------------+
The following table displays output ports that do not toggle to 1 during simulation.
+---------------------------------------------------------------------------------------+
; Missing 1-Value Coverage ;
+---------------------------+----------------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+---------------------------+----------------------------------------+------------------+
; |test3|BZH:inst1|Q1[23] ; |test3|BZH:inst1|Q1[23]~1918 ; cout0 ;
; |test3|BZH:inst1|Q1[23] ; |test3|BZH:inst1|Q1[23]~1918COUT1_1969 ; cout1 ;
; |test3|BZH:inst1|Q1[15] ; |test3|BZH:inst1|Q1[15]~1919 ; cout ;
; |test3|BZH:inst1|Q1[7] ; |test3|BZH:inst1|Q1[7]~1920 ; cout0 ;
; |test3|BZH:inst1|Q1[11] ; |test3|BZH:inst1|Q1[11]~1922COUT1_1959 ; cout1 ;
; |test3|BZH:inst1|Q1[19] ; |test3|BZH:inst1|Q1[19]~1923 ; cout0 ;
; |test3|BZH:inst1|Q1[19] ; |test3|BZH:inst1|Q1[19]~1923COUT1_1966 ; cout1 ;
; |test3|BZH:inst1|Q1[27] ; |test3|BZH:inst1|Q1[27]~1925 ; cout0 ;
; |test3|BZH:inst1|Q1[27] ; |test3|BZH:inst1|Q1[27]~1925COUT1_1972 ; cout1 ;
; |test3|BZH:inst1|Q1[22] ; |test3|BZH:inst1|Q1[22]~1926 ; cout0 ;
; |test3|BZH:inst1|Q1[22] ; |test3|BZH:inst1|Q1[22]~1926COUT1_1968 ; cout1 ;
; |test3|BZH:inst1|Q1[14] ; |test3|BZH:inst1|Q1[14]~1927 ; cout0 ;
; |test3|BZH:inst1|Q1[14] ; |test3|BZH:inst1|Q1[14]~1927COUT1_1962 ; cout1 ;
; |test3|BZH:inst1|Q1[6] ; |test3|BZH:inst1|Q1[6]~1928 ; cout0 ;
; |test3|BZH:inst1|Q1[30] ; |test3|BZH:inst1|Q1[30]~1929 ; cout ;
; |test3|BZH:inst1|Q1[18] ; |test3|BZH:inst1|Q1[18]~1931 ; cout0 ;
; |test3|BZH:inst1|Q1[18] ; |test3|BZH:inst1|Q1[18]~1931COUT1_1965 ; cout1 ;
; |test3|BZH:inst1|Q1[26] ; |test3|BZH:inst1|Q1[26]~1933 ; cout0 ;
; |test3|BZH:inst1|Q1[26] ; |test3|BZH:inst1|Q1[26]~1933COUT1_1971 ; cout1 ;
; |test3|BZH:inst1|Q1[21] ; |test3|BZH:inst1|Q1[21]~1934 ; cout0 ;
; |test3|BZH:inst1|Q1[21] ; |test3|BZH:inst1|Q1[21]~1934COUT1_1967 ; cout1 ;
; |test3|BZH:inst1|Q1[13] ; |test3|BZH:inst1|Q1[13]~1935COUT1_1961 ; cout1 ;
; |test3|BZH:inst1|Q1[29] ; |test3|BZH:inst1|Q1[29]~1937 ; cout0 ;
; |test3|BZH:inst1|Q1[29] ; |test3|BZH:inst1|Q1[29]~1937COUT1_1974 ; cout1 ;
; |test3|BZH:inst1|Q1[9] ; |test3|BZH:inst1|Q1[9]~1938 ; cout0 ;
; |test3|BZH:inst1|Q1[17] ; |test3|BZH:inst1|Q1[17]~1939 ; cout0 ;
; |test3|BZH:inst1|Q1[17] ; |test3|BZH:inst1|Q1[17]~1939COUT1_1964 ; cout1 ;
; |test3|BZH:inst1|Q1[25] ; |test3|BZH:inst1|Q1[25]~1941 ; cout ;
; |test3|BZH:inst1|Q1[20] ; |test3|BZH:inst1|Q1[20]~1942 ; cout ;
; |test3|BZH:inst1|Q1[12] ; |test3|BZH:inst1|Q1[12]~1943COUT1_1960 ; cout1 ;
; |test3|BZH:inst1|Q1[28] ; |test3|BZH:inst1|Q1[28]~1945 ; cout0 ;
; |test3|BZH:inst1|Q1[28] ; |test3|BZH:inst1|Q1[28]~1945COUT1_1973 ; cout1 ;
; |test3|BZH:inst1|Q1[8] ; |test3|BZH:inst1|Q1[8]~1946 ; cout0 ;
; |test3|BZH:inst1|Q1[16] ; |test3|BZH:inst1|Q1[16]~1947 ; cout0 ;
; |test3|BZH:inst1|Q1[16] ; |test3|BZH:inst1|Q1[16]~1947COUT1_1963 ; cout1 ;
; |test3|BZH:inst1|Q1[24] ; |test3|BZH:inst1|Q1[24]~1948 ; cout0 ;
; |test3|BZH:inst1|Q1[24] ; |test3|BZH:inst1|Q1[24]~1948COUT1_1970 ; cout1 ;
; |test3|TF:inst5|Q1[23] ; |test3|TF:inst5|Q1[23]~158 ; cout0 ;
; |test3|TF:inst5|Q1[23] ; |test3|TF:inst5|Q1[23]~158COUT1_209 ; cout1 ;
; |test3|TF:inst5|Q1[15] ; |test3|TF:inst5|Q1[15]~159 ; cout ;
; |test3|TF:inst5|Q1[7] ; |test3|TF:inst5|Q1[7]~160 ; cout0 ;
; |test3|TF:inst5|Q1[7] ; |test3|TF:inst5|Q1[7]~160COUT1_196 ; cout1 ;
; |test3|SEND2:inst|Mux0~38 ; |test3|SEND2:inst|Mux0~38 ; combout ;
; |test3|TF:inst5|Q1[11] ; |test3|TF:inst5|Q1[11]~162 ; cout0 ;
; |test3|TF:inst5|Q1[11] ; |test3|TF:inst5|Q1[11]~162COUT1_199 ; cout1 ;
; |test3|TF:inst5|Q1[19] ; |test3|TF:inst5|Q1[19]~163 ; cout0 ;
; |test3|TF:inst5|Q1[19] ; |test3|TF:inst5|Q1[19]~163COUT1_206 ; cout1 ;
; |test3|TF:inst5|Q1[3] ; |test3|TF:inst5|Q1[3]~164 ; cout0 ;
; |test3|TF:inst5|Q1[3] ; |test3|TF:inst5|Q1[3]~164COUT1_193 ; cout1 ;
; |test3|TF:inst5|Q1[27] ; |test3|TF:inst5|Q1[27]~165 ; cout0 ;
; |test3|TF:inst5|Q1[27] ; |test3|TF:inst5|Q1[27]~165COUT1_212 ; cout1 ;
; |test3|TF:inst5|Q1[22] ; |test3|TF:inst5|Q1[22]~166 ; cout0 ;
; |test3|TF:inst5|Q1[22] ; |test3|TF:inst5|Q1[22]~166COUT1_208 ; cout1 ;
; |test3|TF:inst5|Q1[14] ; |test3|TF:inst5|Q1[14]~167 ; cout0 ;
; |test3|TF:inst5|Q1[14] ; |test3|TF:inst5|Q1[14]~167COUT1_202 ; cout1 ;
; |test3|TF:inst5|Q1[6] ; |test3|TF:inst5|Q1[6]~168 ; cout0 ;
; |test3|TF:inst5|Q1[6] ; |test3|TF:inst5|Q1[6]~168COUT1_195 ; cout1 ;
; |test3|TF:inst5|Q1[30] ; |test3|TF:inst5|Q1[30]~169 ; cout ;
; |test3|SEND2:inst|Mux1~38 ; |test3|SEND2:inst|Mux1~38 ; combout ;
; |test3|TF:inst5|Q1[10] ; |test3|TF:inst5|Q1[10]~170 ; cout ;
; |test3|TF:inst5|Q1[18] ; |test3|TF:inst5|Q1[18]~171 ; cout0 ;
; |test3|TF:inst5|Q1[18] ; |test3|TF:inst5|Q1[18]~171COUT1_205 ; cout1 ;
; |test3|TF:inst5|Q1[26] ; |test3|TF:inst5|Q1[26]~173 ; cout0 ;
; |test3|TF:inst5|Q1[26] ; |test3|TF:inst5|Q1[26]~173COUT1_211 ; cout1 ;
; |test3|TF:inst5|Q1[21] ; |test3|TF:inst5|Q1[21]~174 ; cout0 ;
; |test3|TF:inst5|Q1[21] ; |test3|TF:inst5|Q1[21]~174COUT1_207 ; cout1 ;
; |test3|TF:inst5|Q1[13] ; |test3|TF:inst5|Q1[13]~175 ; cout0 ;
; |test3|TF:inst5|Q1[13] ; |test3|TF:inst5|Q1[13]~175COUT1_201 ; cout1 ;
; |test3|TF:inst5|Q1[5] ; |test3|TF:inst5|Q1[5]~176 ; cout ;
; |test3|TF:inst5|Q1[29] ; |test3|TF:inst5|Q1[29]~177 ; cout0 ;
; |test3|TF:inst5|Q1[29] ; |test3|TF:inst5|Q1[29]~177COUT1_214 ; cout1 ;
; |test3|SEND2:inst|Mux2~38 ; |test3|SEND2:inst|Mux2~38 ; combout ;
; |test3|TF:inst5|Q1[9] ; |test3|TF:inst5|Q1[9]~178 ; cout0 ;
; |test3|TF:inst5|Q1[9] ; |test3|TF:inst5|Q1[9]~178COUT1_198 ; cout1 ;
; |test3|TF:inst5|Q1[17] ; |test3|TF:inst5|Q1[17]~179 ; cout0 ;
; |test3|TF:inst5|Q1[17] ; |test3|TF:inst5|Q1[17]~179COUT1_204 ; cout1 ;
; |test3|TF:inst5|Q1[25] ; |test3|TF:inst5|Q1[25]~181 ; cout ;
; |test3|TF:inst5|Q1[20] ; |test3|TF:inst5|Q1[20]~182 ; cout ;
; |test3|TF:inst5|Q1[12] ; |test3|TF:inst5|Q1[12]~183 ; cout0 ;
; |test3|TF:inst5|Q1[12] ; |test3|TF:inst5|Q1[12]~183COUT1_200 ; cout1 ;
; |test3|TF:inst5|Q1[4] ; |test3|TF:inst5|Q1[4]~184 ; cout0 ;
; |test3|TF:inst5|Q1[4] ; |test3|TF:inst5|Q1[4]~184COUT1_194 ; cout1 ;
; |test3|TF:inst5|Q1[28] ; |test3|TF:inst5|Q1[28]~185 ; cout0 ;
; |test3|TF:inst5|Q1[28] ; |test3|TF:inst5|Q1[28]~185COUT1_213 ; cout1 ;
; |test3|SEND2:inst|Mux3~38 ; |test3|SEND2:inst|Mux3~38 ; combout ;
; |test3|TF:inst5|Q1[8] ; |test3|TF:inst5|Q1[8]~186 ; cout0 ;
; |test3|TF:inst5|Q1[8] ; |test3|TF:inst5|Q1[8]~186COUT1_197 ; cout1 ;
; |test3|TF:inst5|Q1[16] ; |test3|TF:inst5|Q1[16]~187 ; cout0 ;
; |test3|TF:inst5|Q1[16] ; |test3|TF:inst5|Q1[16]~187COUT1_203 ; cout1 ;
; |test3|TF:inst5|Q1[24] ; |test3|TF:inst5|Q1[24]~188 ; cout0 ;
; |test3|TF:inst5|Q1[24] ; |test3|TF:inst5|Q1[24]~188COUT1_210 ; cout1 ;
; |test3|TEMP1Q[31] ; |test3|TEMP1Q[31] ; padio ;
; |test3|TEMP1Q[30] ; |test3|TEMP1Q[30] ; padio ;
; |test3|TEMP1Q[29] ; |test3|TEMP1Q[29] ; padio ;
; |test3|TEMP1Q[28] ; |test3|TEMP1Q[28] ; padio ;
; |test3|TEMP1Q[27] ; |test3|TEMP1Q[27] ; padio ;
; |test3|TEMP1Q[26] ; |test3|TEMP1Q[26] ; padio ;
; |test3|TEMP1Q[25] ; |test3|TEMP1Q[25] ; padio ;
; |test3|TEMP1Q[24] ; |test3|TEMP1Q[24] ; padio ;
; |test3|TEMP1Q[23] ; |test3|TEMP1Q[23] ; padio ;
; |test3|TEMP1Q[22] ; |test3|TEMP1Q[22] ; padio ;
; |test3|TEMP1Q[21] ; |test3|TEMP1Q[21] ; padio ;
; |test3|TEMP1Q[20] ; |test3|TEMP1Q[20] ; padio ;
; |test3|TEMP1Q[19] ; |test3|TEMP1Q[19] ; padio ;
; |test3|TEMP1Q[18] ; |test3|TEMP1Q[18] ; padio ;
; |test3|TEMP1Q[17] ; |test3|TEMP1Q[17] ; padio ;
; |test3|TEMP1Q[16] ; |test3|TEMP1Q[16] ; padio ;
; |test3|TEMP1Q[15] ; |test3|TEMP1Q[15] ; padio ;
; |test3|TEMP1Q[14] ; |test3|TEMP1Q[14] ; padio ;
; |test3|TEMP1Q[13] ; |test3|TEMP1Q[13] ; padio ;
; |test3|TEMP1Q[12] ; |test3|TEMP1Q[12] ; padio ;
; |test3|TEMP1Q[11] ; |test3|TEMP1Q[11] ; padio ;
; |test3|TEMP1Q[10] ; |test3|TEMP1Q[10] ; padio ;
; |test3|TEMP1Q[9] ; |test3|TEMP1Q[9] ; padio ;
; |test3|TEMP1Q[8] ; |test3|TEMP1Q[8] ; padio ;
; |test3|TEMP1Q[7] ; |test3|TEMP1Q[7] ; padio ;
; |test3|TEMP1Q[6] ; |test3|TEMP1Q[6] ; padio ;
; |test3|TEMP1Q[5] ; |test3|TEMP1Q[5] ; padio ;
; |test3|TEMP1Q[4] ; |test3|TEMP1Q[4] ; padio ;
; |test3|TEMP2Q[31] ; |test3|TEMP2Q[31] ; padio ;
; |test3|TEMP2Q[30] ; |test3|TEMP2Q[30] ; padio ;
; |test3|TEMP2Q[29] ; |test3|TEMP2Q[29] ; padio ;
; |test3|TEMP2Q[28] ; |test3|TEMP2Q[28] ; padio ;
; |test3|TEMP2Q[27] ; |test3|TEMP2Q[27] ; padio ;
; |test3|TEMP2Q[26] ; |test3|TEMP2Q[26] ; padio ;
; |test3|TEMP2Q[25] ; |test3|TEMP2Q[25] ; padio ;
; |test3|TEMP2Q[24] ; |test3|TEMP2Q[24] ; padio ;
; |test3|TEMP2Q[23] ; |test3|TEMP2Q[23] ; padio ;
; |test3|TEMP2Q[22] ; |test3|TEMP2Q[22] ; padio ;
; |test3|TEMP2Q[21] ; |test3|TEMP2Q[21] ; padio ;
; |test3|TEMP2Q[20] ; |test3|TEMP2Q[20] ; padio ;
; |test3|TEMP2Q[19] ; |test3|TEMP2Q[19] ; padio ;
; |test3|TEMP2Q[18] ; |test3|TEMP2Q[18] ; padio ;
; |test3|TEMP2Q[17] ; |test3|TEMP2Q[17] ; padio ;
; |test3|TEMP2Q[16] ; |test3|TEMP2Q[16] ; padio ;
; |test3|TEMP2Q[15] ; |test3|TEMP2Q[15] ; padio ;
; |test3|TEMP2Q[14] ; |test3|TEMP2Q[14] ; padio ;
+---------------------------+----------------------------------------+------------------+
The following table displays output ports that do not toggle to 0 during simulation.
+---------------------------------------------------------------------------------------+
; Missing 0-Value Coverage ;
+---------------------------+----------------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+---------------------------+----------------------------------------+------------------+
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -