📄 jtag_logic.tan.rpt
字号:
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; CLK ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+------------------------------------------+
; Parallel Compilation ;
+----------------------------+-------------+
; Processors ; Number ;
+----------------------------+-------------+
; Number detected on machine ; 2 ;
; Maximum allowed ; 2 ;
; ; ;
; Average used ; 1.00 ;
; Maximum used ; 1 ;
; ; ;
; Usage by Processor ; % Time Used ;
; 1 processor ; 100.0% ;
; 2 processors ; 0.0% ;
+----------------------------+-------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'CLK' ;
+-----------------------------------------+-----------------------------------------------------+--------------+--------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+--------------+--------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 118.30 MHz ( period = 8.453 ns ) ; ioshifter[7] ; state[1] ; CLK ; CLK ; None ; None ; 7.744 ns ;
; N/A ; 120.71 MHz ( period = 8.284 ns ) ; state[1] ; state[1] ; CLK ; CLK ; None ; None ; 7.575 ns ;
; N/A ; 124.05 MHz ( period = 8.061 ns ) ; bitcount[2] ; state[0] ; CLK ; CLK ; None ; None ; 7.352 ns ;
; N/A ; 126.37 MHz ( period = 7.913 ns ) ; bitcount[6] ; state[1] ; CLK ; CLK ; None ; None ; 7.204 ns ;
; N/A ; 128.14 MHz ( period = 7.804 ns ) ; bitcount[1] ; state[0] ; CLK ; CLK ; None ; None ; 7.095 ns ;
; N/A ; 128.53 MHz ( period = 7.780 ns ) ; state[0] ; state[1] ; CLK ; CLK ; None ; None ; 7.071 ns ;
; N/A ; 129.42 MHz ( period = 7.727 ns ) ; state[1] ; ioshifter[7] ; CLK ; CLK ; None ; None ; 7.018 ns ;
; N/A ; 129.50 MHz ( period = 7.722 ns ) ; bitcount[4] ; state[1] ; CLK ; CLK ; None ; None ; 7.013 ns ;
; N/A ; 130.01 MHz ( period = 7.692 ns ) ; state[1] ; ioshifter[2] ; CLK ; CLK ; None ; None ; 6.983 ns ;
; N/A ; 130.02 MHz ( period = 7.691 ns ) ; state[1] ; ioshifter[3] ; CLK ; CLK ; None ; None ; 6.982 ns ;
; N/A ; 130.07 MHz ( period = 7.688 ns ) ; state[1] ; ioshifter[4] ; CLK ; CLK ; None ; None ; 6.979 ns ;
; N/A ; 130.11 MHz ( period = 7.686 ns ) ; state[1] ; ioshifter[5] ; CLK ; CLK ; None ; None ; 6.977 ns ;
; N/A ; 130.45 MHz ( period = 7.666 ns ) ; state[1] ; ioshifter[6] ; CLK ; CLK ; None ; None ; 6.957 ns ;
; N/A ; 131.51 MHz ( period = 7.604 ns ) ; state[1] ; ioshifter[1] ; CLK ; CLK ; None ; None ; 6.895 ns ;
; N/A ; 131.51 MHz ( period = 7.604 ns ) ; state[1] ; ioshifter[0] ; CLK ; CLK ; None ; None ; 6.895 ns ;
; N/A ; 131.67 MHz ( period = 7.595 ns ) ; state[1] ; state[0] ; CLK ; CLK ; None ; None ; 6.886 ns ;
; N/A ; 132.03 MHz ( period = 7.574 ns ) ; state[1] ; B_TDI~reg0 ; CLK ; CLK ; None ; None ; 6.865 ns ;
; N/A ; 132.50 MHz ( period = 7.547 ns ) ; bitcount[3] ; state[1] ; CLK ; CLK ; None ; None ; 6.838 ns ;
; N/A ; 132.57 MHz ( period = 7.543 ns ) ; bitcount[8] ; state[1] ; CLK ; CLK ; None ; None ; 6.834 ns ;
; N/A ; 132.93 MHz ( period = 7.523 ns ) ; ioshifter[6] ; state[1] ; CLK ; CLK ; None ; None ; 6.814 ns ;
; N/A ; 133.35 MHz ( period = 7.499 ns ) ; state[0] ; ioshifter[7] ; CLK ; CLK ; None ; None ; 6.790 ns ;
; N/A ; 133.64 MHz ( period = 7.483 ns ) ; state[1] ; bitcount[0] ; CLK ; CLK ; None ; None ; 6.774 ns ;
; N/A ; 133.64 MHz ( period = 7.483 ns ) ; state[1] ; bitcount[1] ; CLK ; CLK ; None ; None ; 6.774 ns ;
; N/A ; 133.64 MHz ( period = 7.483 ns ) ; state[1] ; bitcount[2] ; CLK ; CLK ; None ; None ; 6.774 ns ;
; N/A ; 133.64 MHz ( period = 7.483 ns ) ; state[1] ; bitcount[7] ; CLK ; CLK ; None ; None ; 6.774 ns ;
; N/A ; 133.64 MHz ( period = 7.483 ns ) ; state[1] ; bitcount[6] ; CLK ; CLK ; None ; None ; 6.774 ns ;
; N/A ; 133.64 MHz ( period = 7.483 ns ) ; state[1] ; bitcount[4] ; CLK ; CLK ; None ; None ; 6.774 ns ;
; N/A ; 133.64 MHz ( period = 7.483 ns ) ; state[1] ; bitcount[5] ; CLK ; CLK ; None ; None ; 6.774 ns ;
; N/A ; 133.64 MHz ( period = 7.483 ns ) ; state[1] ; bitcount[8] ; CLK ; CLK ; None ; None ; 6.774 ns ;
; N/A ; 133.64 MHz ( period = 7.483 ns ) ; state[1] ; bitcount[3] ; CLK ; CLK ; None ; None ; 6.774 ns ;
; N/A ; 133.83 MHz ( period = 7.472 ns ) ; state[0] ; ioshifter[2] ; CLK ; CLK ; None ; None ; 6.763 ns ;
; N/A ; 133.85 MHz ( period = 7.471 ns ) ; state[0] ; ioshifter[3] ; CLK ; CLK ; None ; None ; 6.762 ns ;
; N/A ; 133.90 MHz ( period = 7.468 ns ) ; state[0] ; ioshifter[4] ; CLK ; CLK ; None ; None ; 6.759 ns ;
; N/A ; 133.94 MHz ( period = 7.466 ns ) ; state[0] ; ioshifter[5] ; CLK ; CLK ; None ; None ; 6.757 ns ;
; N/A ; 134.30 MHz ( period = 7.446 ns ) ; state[0] ; ioshifter[6] ; CLK ; CLK ; None ; None ; 6.737 ns ;
; N/A ; 134.32 MHz ( period = 7.445 ns ) ; bitcount[0] ; state[0] ; CLK ; CLK ; None ; None ; 6.736 ns ;
; N/A ; 135.57 MHz ( period = 7.376 ns ) ; state[0] ; ioshifter[1] ; CLK ; CLK ; None ; None ; 6.667 ns ;
; N/A ; 135.57 MHz ( period = 7.376 ns ) ; state[0] ; ioshifter[0] ; CLK ; CLK ; None ; None ; 6.667 ns ;
; N/A ; 135.59 MHz ( period = 7.375 ns ) ; state[2] ; ioshifter[7] ; CLK ; CLK ; None ; None ; 6.666 ns ;
; N/A ; 135.67 MHz ( period = 7.371 ns ) ; state[0] ; B_TDI~reg0 ; CLK ; CLK ; None ; None ; 6.662 ns ;
; N/A ; 136.13 MHz ( period = 7.346 ns ) ; state[2] ; state[1] ; CLK ; CLK ; None ; None ; 6.637 ns ;
; N/A ; 136.22 MHz ( period = 7.341 ns ) ; state[2] ; ioshifter[2] ; CLK ; CLK ; None ; None ; 6.632 ns ;
; N/A ; 136.24 MHz ( period = 7.340 ns ) ; state[2] ; ioshifter[3] ; CLK ; CLK ; None ; None ; 6.631 ns ;
; N/A ; 136.30 MHz ( period = 7.337 ns ) ; state[2] ; ioshifter[4] ; CLK ; CLK ; None ; None ; 6.628 ns ;
; N/A ; 136.33 MHz ( period = 7.335 ns ) ; state[2] ; ioshifter[5] ; CLK ; CLK ; None ; None ; 6.626 ns ;
; N/A ; 136.71 MHz ( period = 7.315 ns ) ; state[2] ; ioshifter[6] ; CLK ; CLK ; None ; None ; 6.606 ns ;
; N/A ; 137.87 MHz ( period = 7.253 ns ) ; state[2] ; ioshifter[1] ; CLK ; CLK ; None ; None ; 6.544 ns ;
; N/A ; 137.87 MHz ( period = 7.253 ns ) ; state[2] ; ioshifter[0] ; CLK ; CLK ; None ; None ; 6.544 ns ;
; N/A ; 138.29 MHz ( period = 7.231 ns ) ; bitcount[5] ; state[1] ; CLK ; CLK ; None ; None ; 6.522 ns ;
; N/A ; 142.37 MHz ( period = 7.024 ns ) ; bitcount[2] ; state[1] ; CLK ; CLK ; None ; None ; 6.315 ns ;
; N/A ; 143.68 MHz ( period = 6.960 ns ) ; bitcount[7] ; state[1] ; CLK ; CLK ; None ; None ; 6.251 ns ;
; N/A ; 143.78 MHz ( period = 6.955 ns ) ; state[3] ; ioshifter[7] ; CLK ; CLK ; None ; None ; 6.246 ns ;
; N/A ; 144.09 MHz ( period = 6.940 ns ) ; state[0] ; bitcount[0] ; CLK ; CLK ; None ; None ; 6.231 ns ;
; N/A ; 144.09 MHz ( period = 6.940 ns ) ; state[0] ; bitcount[1] ; CLK ; CLK ; None ; None ; 6.231 ns ;
; N/A ; 144.09 MHz ( period = 6.940 ns ) ; state[0] ; bitcount[2] ; CLK ; CLK ; None ; None ; 6.231 ns ;
; N/A ; 144.09 MHz ( period = 6.940 ns ) ; state[0] ; bitcount[7] ; CLK ; CLK ; None ; None ; 6.231 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -