📄 uarttest.fit.rpt
字号:
+----------------------------+------------+------+-------------------------+--------------+
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ; Library Name ;
+----------------------------+------------+------+-------------------------+--------------+
; |UartTest ; 38 ; 28 ; |UartTest ; work ;
; |74164:inst69| ; 8 ; 0 ; |UartTest|74164:inst69 ; work ;
; |74164:inst70| ; 1 ; 0 ; |UartTest|74164:inst70 ; work ;
; |74165:inst7| ; 1 ; 0 ; |UartTest|74165:inst7 ; work ;
; |74165:inst9| ; 8 ; 0 ; |UartTest|74165:inst9 ; work ;
; |74377:inst54| ; 8 ; 0 ; |UartTest|74377:inst54 ; work ;
; |COUNT4:inst22| ; 4 ; 0 ; |UartTest|COUNT4:inst22 ; work ;
; |COUNT4:inst25| ; 2 ; 0 ; |UartTest|COUNT4:inst25 ; work ;
; |COUNT4:inst3| ; 2 ; 0 ; |UartTest|COUNT4:inst3 ; work ;
+----------------------------+------------+------+-------------------------+--------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------+
; Control Signals ;
+--------------------------------------------------+----------+---------+----------------------+--------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+--------------------------------------------------+----------+---------+----------------------+--------+----------------------+------------------+
; 74164:inst70|3 ; LC48 ; 19 ; Async. clear, Clock ; no ; -- ; -- ;
; BaudRateMul4 ; PIN_43 ; 13 ; Clock ; yes ; On ; -- ;
; BaudRateMul4 ; PIN_43 ; 13 ; Clock ; no ; -- ; -- ;
; COUNT4:inst25|SYNTHESIZED_WIRE_2_synthesized_var ; LC11 ; 9 ; Clock ; no ; -- ; -- ;
; COUNT4:inst25|SYNTHESIZED_WIRE_3_synthesized_var ; LC12 ; 1 ; Clock enable ; no ; -- ; -- ;
; COUNT4:inst3|SYNTHESIZED_WIRE_2_synthesized_var ; LC2 ; 14 ; Clock ; no ; -- ; -- ;
; COUNT4:inst3|SYNTHESIZED_WIRE_3_synthesized_var ; LC13 ; 1 ; Clock enable ; no ; -- ; -- ;
; RXD ; PIN_2 ; 2 ; Clock ; yes ; On ; -- ;
; SendData0 ; PIN_4 ; 1 ; Async. clear, Preset ; no ; -- ; -- ;
; SendData1 ; PIN_5 ; 1 ; Async. clear, Preset ; no ; -- ; -- ;
; SendData2 ; PIN_40 ; 1 ; Async. clear, Preset ; no ; -- ; -- ;
; SendData3 ; PIN_28 ; 1 ; Async. clear, Preset ; no ; -- ; -- ;
; SendData4 ; PIN_27 ; 1 ; Async. clear, Preset ; no ; -- ; -- ;
; SendData5 ; PIN_34 ; 1 ; Async. clear, Preset ; no ; -- ; -- ;
; SendData6 ; PIN_31 ; 1 ; Async. clear, Preset ; no ; -- ; -- ;
; SendData7 ; PIN_6 ; 1 ; Async. clear, Preset ; no ; -- ; -- ;
; inst1~2 ; SEXP1 ; 2 ; Async. clear ; no ; -- ; -- ;
; inst66~5 ; SEXP4 ; 2 ; Async. clear ; no ; -- ; -- ;
; inst66~6 ; SEXP3 ; 2 ; Async. clear ; no ; -- ; -- ;
; nRESET ; PIN_14 ; 4 ; Async. clear ; no ; -- ; -- ;
; nRecBegin ; PIN_1 ; 9 ; Async. clear ; yes ; On ; -- ;
; nSendBegin ; PIN_41 ; 14 ; Async. clear, Preset ; no ; -- ; -- ;
+--------------------------------------------------+----------+---------+----------------------+--------+----------------------+------------------+
+-----------------------------------------------------------------------------+
; Global & Other Fast Signals ;
+--------------+----------+---------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+--------------+----------+---------+----------------------+------------------+
; BaudRateMul4 ; PIN_43 ; 13 ; On ; -- ;
; RXD ; PIN_2 ; 2 ; On ; -- ;
; nRecBegin ; PIN_1 ; 9 ; On ; -- ;
+--------------+----------+---------+----------------------+------------------+
+------------------------------------------------------------+
; Non-Global High Fan-Out Signals ;
+--------------------------------------------------+---------+
; Name ; Fan-Out ;
+--------------------------------------------------+---------+
; 74164:inst70|3 ; 19 ;
; nSendBegin ; 14 ;
; COUNT4:inst3|SYNTHESIZED_WIRE_2_synthesized_var ; 14 ;
; COUNT4:inst25|SYNTHESIZED_WIRE_2_synthesized_var ; 9 ;
; COUNT4:inst22|SYNTHESIZED_WIRE_2_synthesized_var ; 5 ;
; nRESET ; 4 ;
; COUNT4:inst22|SYNTHESIZED_WIRE_3_synthesized_var ; 3 ;
; COUNT4:inst22|Q_synthesized_var[3] ; 3 ;
; inst32~25sexp ; 2 ;
; inst66~6 ; 2 ;
; inst66~5 ; 2 ;
; 74164:inst69|10 ; 2 ;
; 74164:inst69|9 ; 2 ;
; 74164:inst69|8 ; 2 ;
; 74164:inst69|7 ; 2 ;
; 74164:inst69|6 ; 2 ;
; 74164:inst69|5 ; 2 ;
; 74164:inst69|4 ; 2 ;
; 74164:inst69|3 ; 2 ;
; inst1~2 ; 2 ;
; SendData7 ; 1 ;
; SendData1 ; 1 ;
; SendData2 ; 1 ;
; SendData6 ; 1 ;
; SendData0 ; 1 ;
; SendData5 ; 1 ;
; SendData4 ; 1 ;
; SendData3 ; 1 ;
; 74165:inst9|98 ; 1 ;
; 74165:inst9|93 ; 1 ;
; 74165:inst9|84 ; 1 ;
; 74165:inst9|79 ; 1 ;
; 74165:inst9|70 ; 1 ;
; 74165:inst9|65 ; 1 ;
; 74165:inst9|37 ; 1 ;
; 74165:inst9|38 ; 1 ;
; 74377:inst54|28 ; 1 ;
; 74377:inst54|29 ; 1 ;
; 74377:inst54|31 ; 1 ;
; 74377:inst54|30 ; 1 ;
; 74377:inst54|32 ; 1 ;
; 74377:inst54|33 ; 1 ;
; 74377:inst54|34 ; 1 ;
; 74377:inst54|35 ; 1 ;
; 74165:inst7|98 ; 1 ;
; inst19 ; 1 ;
; COUNT4:inst3|SYNTHESIZED_WIRE_3_synthesized_var ; 1 ;
; inst32~23 ; 1 ;
; inst23 ; 1 ;
; COUNT4:inst25|SYNTHESIZED_WIRE_3_synthesized_var ; 1 ;
+--------------------------------------------------+---------+
+------------------------------------------------+
; Interconnect Usage Summary ;
+----------------------------+-------------------+
; Interconnect Resource Type ; Usage ;
+----------------------------+-------------------+
; Output enables ; 0 / 6 ( 0 % ) ;
; PIA buffers ; 45 / 144 ( 31 % ) ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -