📄 v_hysteresis_grid1.m
字号:
% ***********************************************************************
% * Variables del fichero
% *
% * Este fichero realiza el control del udc empleando como variable la
% * energia del condensador.
% % ***********************************************************************
clear all;
close all;
% VALORES DE LOS COMPONENTES
% R1=0.00155; % 1.55mohm
% R2=0.00208; % 2.08mohm
R1=0;
R2=0;
L1=0.0005; % 0.5mH
L2=0.00025; % 0.25mH
Co=100e-6; % 100uF
CDC2=4500e-6; % 4500uF Banco de condensadores de la parte superior del DC-bus
CDC1=4500e-6; % Banco de condensadores de la parte inferior del DC-bus
Tsw=400e-6; % Per韔do de conmutaci髇 400us
Ts=2e-6; % Periodo de muestreo 200us
Sn=100e6; % 100KVA Potencia nominal del convertidor
En=400; % 400V Tension nominal de la red el閏trica.
inm= 204.1241; % 204.1241A Corriente de fase de pico nominal.
w=2*pi*50;
Rg=1e-9; % Resistencia de red
Lg=1e-5; % Inductancia de red
fr=50; % Frecuencia de la red
% VALORES REALES DEL FILTRO
R1ar=R1+R1*0;
R1br=R1+R1*0;
R1cr=R1+R1*0;
R2ar=R2+R2*0;
R2br=R2+R2*0;
R2cr=R2+R2*0;
L1ar=L1+L1*0;
L1br=L1+L1*0;
L1cr=L1+L1*0;
L2ar=L2+L2*0;
L2br=L2+L2*0;
L2cr=L2+L2*0;
Rgar=Rg+Rg*0;
Rgbr=Rg+Rg*0;
Rgcr=Rg+Rg*0;
Lgar=Lg+Lg*0;
Lgbr=Lg+Lg*0;
Lgcr=Lg+Lg*0;
% CONSTANTES DEL SPLL
Kp=886.3400/400;
Ki=407.5389*Kp;
Finit=50;
Phase_Init=0;
L=L1+L2;
Udc=780;
HBmax=20;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -