armexio.fit.rpt
来自「usoc在北京博创兴业有限公司的实验平台s3c2410上运行。 2. 各实验的全」· RPT 代码 · 共 862 行 · 第 1/5 页
RPT
862 行
; mclk ; 183 ; -- ; -- ; 33 ; yes ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; rd ; 184 ; -- ; -- ; 1 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; address[5] ; 190 ; -- ; 22 ; 1 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; address[9] ; 180 ; -- ; 18 ; 1 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; address[8] ; 186 ; -- ; 19 ; 1 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; address[7] ; 187 ; -- ; 20 ; 1 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; address[6] ; 189 ; -- ; 21 ; 1 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; reset ; 80 ; -- ; -- ; 0 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; switch[0] ; 142 ; B ; -- ; 0 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; switch[1] ; 141 ; C ; -- ; 0 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; switch[2] ; 140 ; C ; -- ; 0 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; switch[3] ; 139 ; C ; -- ; 0 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; unused[0] ; 133 ; E ; -- ; 0 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; unused[1] ; 132 ; E ; -- ; 0 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; unused[2] ; 131 ; E ; -- ; 0 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; unused[3] ; 128 ; F ; -- ; 0 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; unused[4] ; 127 ; F ; -- ; 0 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; unused[5] ; 126 ; G ; -- ; 0 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
----------------------------------------------------------------------------------------------------------------------------------------------------------------
------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Output Pins ;
------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Name ; Pin # ; Row ; Col. ; I/O Register ; Use Local Routing Output ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Single-Pin OE ; Single-Pin CE ; Open Drain ; I/O Standard ;
------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; IOP1[0] ; 41 ; H ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[1] ; 44 ; I ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[2] ; 45 ; I ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[3] ; 46 ; J ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[4] ; 47 ; J ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[5] ; 53 ; -- ; 36 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[6] ; 54 ; -- ; 35 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[7] ; 55 ; -- ; 34 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[8] ; 56 ; -- ; 33 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[9] ; 57 ; -- ; 32 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[10] ; 58 ; -- ; 31 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[11] ; 60 ; -- ; 29 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[12] ; 61 ; -- ; 29 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[13] ; 63 ; -- ; 27 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[14] ; 64 ; -- ; 26 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[15] ; 65 ; -- ; 26 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[16] ; 67 ; -- ; 25 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[17] ; 68 ; -- ; 24 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[18] ; 69 ; -- ; 23 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[19] ; 70 ; -- ; 22 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[20] ; 71 ; -- ; 21 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[21] ; 73 ; -- ; 20 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[22] ; 74 ; -- ; 19 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[23] ; 75 ; -- ; 19 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[24] ; 83 ; -- ; 17 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[25] ; 85 ; -- ; 16 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[26] ; 86 ; -- ; 15 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[27] ; 87 ; -- ; 14 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[28] ; 88 ; -- ; 14 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[29] ; 89 ; -- ; 13 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[30] ; 90 ; -- ; 12 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[31] ; 92 ; -- ; 11 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[0] ; 197 ; -- ; 27 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[1] ; 198 ; -- ; 28 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[2] ; 199 ; -- ; 29 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[3] ; 200 ; -- ; 30 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[4] ; 202 ; -- ; 31 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[5] ; 203 ; -- ; 32 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[6] ; 204 ; -- ; 33 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[7] ; 205 ; -- ; 34 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[8] ; 206 ; -- ; 34 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[9] ; 207 ; -- ; 35 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[10] ; 208 ; -- ; 36 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[11] ; 7 ; A ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[12] ; 8 ; A ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[13] ; 9 ; A ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[14] ; 10 ; B ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[15] ; 11 ; B ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[16] ; 12 ; B ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[17] ; 13 ; C ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[18] ; 14 ; C ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[19] ; 15 ; C ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[20] ; 16 ; D ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[21] ; 17 ; D ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[22] ; 18 ; D ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[23] ; 19 ; D ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[24] ; 24 ; E ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[25] ; 25 ; E ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[26] ; 26 ; F ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[27] ; 27 ; F ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[28] ; 28 ; F ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[29] ; 29 ; F ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[30] ; 30 ; G ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[31] ; 31 ; G ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[0] ; 179 ; -- ; 17 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[1] ; 177 ; -- ; 16 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[2] ; 176 ; -- ; 15 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[3] ; 175 ; -- ; 14 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[4] ; 174 ; -- ; 14 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[5] ; 173 ; -- ; 13 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[6] ; 172 ; -- ; 12 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[7] ; 170 ; -- ; 11 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[8] ; 169 ; -- ; 10 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[9] ; 168 ; -- ; 9 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[10] ; 167 ; -- ; 8 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[11] ; 166 ; -- ; 7 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[12] ; 164 ; -- ; 6 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[13] ; 163 ; -- ; 6 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[14] ; 162 ; -- ; 5 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[15] ; 161 ; -- ; 4 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[16] ; 160 ; -- ; 4 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[17] ; 159 ; -- ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[18] ; 158 ; -- ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[19] ; 157 ; -- ; 1 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[20] ; 150 ; A ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[21] ; 149 ; A ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[22] ; 148 ; A ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[23] ; 147 ; A ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[24] ; 144 ; B ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP3[25] ; 143 ; B ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; led[0] ; 136 ; D ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; led[1] ; 135 ; D ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; led[2] ; 134 ; E ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[32] ; 93 ; -- ; 10 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[33] ; 94 ; -- ; 9 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[34] ; 95 ; -- ; 9 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[35] ; 96 ; -- ; 8 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP1[36] ; 97 ; -- ; 7 ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[32] ; 36 ; G ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[33] ; 37 ; G ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[34] ; 38 ; H ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[35] ; 39 ; H ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; IOP2[36] ; 40 ; H ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Bidir Pins ;
-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Name ; Pin # ; Row ; Col. ; Fan-Out ; Global ; I/O Register ; Use Local Routing Input ; Use Local Routing Output ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Single-Pin OE ; Single-Pin CE ; Single-Pin OE ; Open Drain ; I/O Standard ;
-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; data[0] ; 99 ; -- ; 6 ; 7 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[5] ; 104 ; -- ; 1 ; 7 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[4] ; 103 ; -- ; 2 ; 7 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[3] ; 102 ; -- ; 3 ; 7 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[2] ; 101 ; -- ; 4 ; 7 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[1] ; 100 ; -- ; 5 ; 7 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[7] ; 112 ; J ; -- ; 7 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[9] ; 114 ; J ; -- ; 6 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[8] ; 113 ; J ; -- ; 6 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[6] ; 111 ; J ; -- ; 7 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[10] ; 115 ; I ; -- ; 5 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[11] ; 116 ; I ; -- ; 5 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[12] ; 119 ; I ; -- ; 5 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[14] ; 121 ; H ; -- ; 5 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[15] ; 122 ; H ; -- ; 5 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; data[13] ; 120 ; H ; -- ; 5 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
-------------------------------------
; All Package Pins ;
-------------------------------------
; Pin # ; Usage ; I/O Standard ;
-------------------------------------
; 1 ; #TCK ; ;
; 2 ; ^CONF_DONE ; ;
; 3 ; ^nCEO ; ;
; 4 ; #TDO ; ;
; 5 ; VCC_IO ; ;
; 6 ; GND_INT ; ;
; 7 ; IOP2[11] ; LVTTL/LVCMOS ;
; 8 ; IOP2[12] ; LVTTL/LVCMOS ;
; 9 ; IOP2[13] ; LVTTL/LVCMOS ;
; 10 ; IOP2[14] ; LVTTL/LVCMOS ;
; 11 ; IOP2[15] ; LVTTL/LVCMOS ;
; 12 ; IOP2[16] ; LVTTL/LVCMOS ;
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?