📄 eda.sim.rpt
字号:
; |EDA|square:u3|Q1[0] ; |EDA|square:u3|Q1[0] ; regout ;
; |EDA|square:u3|Q1[1] ; |EDA|square:u3|Q1[1] ; regout ;
; |EDA|square:u3|qq ; |EDA|square:u3|qq ; regout ;
; |EDA|delta:u2|qq ; |EDA|delta:u2|qq ; regout ;
; |EDA|delta:u2|a ; |EDA|delta:u2|a ; regout ;
; |EDA|delta:u2|Equal1~57 ; |EDA|delta:u2|Equal1~57 ; combout ;
; |EDA|delta:u2|Equal1~58 ; |EDA|delta:u2|Equal1~58 ; combout ;
; |EDA|delta:u2|Equal1~59 ; |EDA|delta:u2|Equal1~59 ; combout ;
; |EDA|delta:u2|Equal0~64 ; |EDA|delta:u2|Equal0~64 ; combout ;
; |EDA|delta:u2|Equal0~65 ; |EDA|delta:u2|Equal0~65 ; combout ;
; |EDA|delta:u2|tmp[4]~389 ; |EDA|delta:u2|tmp[4]~389 ; combout ;
; |EDA|sin:u1|Mux7~151 ; |EDA|sin:u1|Mux7~151 ; combout ;
; |EDA|sin:u1|tmp[0] ; |EDA|sin:u1|Mux7~152 ; combout ;
; |EDA|sin:u1|tmp[0] ; |EDA|sin:u1|tmp[0] ; regout ;
; |EDA|sin:u1|Mux7~153 ; |EDA|sin:u1|Mux7~153 ; combout ;
; |EDA|sin:u1|Mux7~154 ; |EDA|sin:u1|Mux7~154 ; combout ;
; |EDA|sin:u1|Mux7~155 ; |EDA|sin:u1|Mux7~155 ; combout ;
; |EDA|sin:u1|qq ; |EDA|sin:u1|qq ; regout ;
; |EDA|sin:u1|Mux6~151 ; |EDA|sin:u1|Mux6~151 ; combout ;
; |EDA|sin:u1|Mux6~152 ; |EDA|sin:u1|Mux6~152 ; combout ;
; |EDA|sin:u1|Mux6~153 ; |EDA|sin:u1|Mux6~153 ; combout ;
; |EDA|sin:u1|Mux6~154 ; |EDA|sin:u1|Mux6~154 ; combout ;
; |EDA|sin:u1|Mux6~155 ; |EDA|sin:u1|Mux6~155 ; combout ;
; |EDA|sin:u1|tmp[1] ; |EDA|sin:u1|Mux5~150 ; combout ;
; |EDA|sin:u1|tmp[1] ; |EDA|sin:u1|tmp[1] ; regout ;
; |EDA|sin:u1|Mux5~151 ; |EDA|sin:u1|Mux5~151 ; combout ;
; |EDA|sin:u1|Mux5~152 ; |EDA|sin:u1|Mux5~152 ; combout ;
; |EDA|sin:u1|Mux5~153 ; |EDA|sin:u1|Mux5~153 ; combout ;
; |EDA|sin:u1|Mux4~151 ; |EDA|sin:u1|Mux4~151 ; combout ;
; |EDA|sin:u1|tmp[5] ; |EDA|sin:u1|Mux4~152 ; combout ;
; |EDA|sin:u1|tmp[5] ; |EDA|sin:u1|tmp[5] ; regout ;
; |EDA|sin:u1|Mux4~153 ; |EDA|sin:u1|Mux4~153 ; combout ;
; |EDA|sin:u1|Mux4~154 ; |EDA|sin:u1|Mux4~154 ; combout ;
; |EDA|sin:u1|Mux4~155 ; |EDA|sin:u1|Mux4~155 ; combout ;
; |EDA|sin:u1|Mux3~151 ; |EDA|sin:u1|Mux3~151 ; combout ;
; |EDA|sin:u1|tmp[4] ; |EDA|sin:u1|Mux3~152 ; combout ;
; |EDA|sin:u1|tmp[4] ; |EDA|sin:u1|tmp[4] ; regout ;
; |EDA|sin:u1|Mux3~153 ; |EDA|sin:u1|Mux3~153 ; combout ;
; |EDA|sin:u1|Mux3~154 ; |EDA|sin:u1|Mux3~154 ; combout ;
; |EDA|sin:u1|Mux3~155 ; |EDA|sin:u1|Mux3~155 ; combout ;
; |EDA|ladder:u4|a ; |EDA|ladder:u4|a ; regout ;
; |EDA|ladder:u4|qq ; |EDA|ladder:u4|qq ; regout ;
; |EDA|sin:u1|tmp[2] ; |EDA|sin:u1|Mux2~150 ; combout ;
; |EDA|sin:u1|tmp[2] ; |EDA|sin:u1|tmp[2] ; regout ;
; |EDA|sin:u1|Mux2~151 ; |EDA|sin:u1|Mux2~151 ; combout ;
; |EDA|sin:u1|Mux2~152 ; |EDA|sin:u1|Mux2~152 ; combout ;
; |EDA|sin:u1|Mux2~153 ; |EDA|sin:u1|Mux2~153 ; combout ;
; |EDA|sin:u1|Mux1~230 ; |EDA|sin:u1|Mux1~230 ; combout ;
; |EDA|sin:u1|tmp[3] ; |EDA|sin:u1|Mux1~231 ; combout ;
; |EDA|sin:u1|tmp[3] ; |EDA|sin:u1|tmp[3] ; regout ;
; |EDA|sin:u1|Mux1~232 ; |EDA|sin:u1|Mux1~232 ; combout ;
; |EDA|ladder:u4|tmp[5]~81 ; |EDA|ladder:u4|tmp[5]~81 ; combout ;
; |EDA|delta:u2|a~_wirecell ; |EDA|delta:u2|a~_wirecell ; combout ;
; |EDA|update[4] ; |EDA|update[4] ; padio ;
; |EDA|update[5] ; |EDA|update[5] ; padio ;
; |EDA|update[6] ; |EDA|update[6] ; padio ;
; |EDA|update[7] ; |EDA|update[7] ; padio ;
; |EDA|clk ; |EDA|clk~corein ; combout ;
+---------------------------+-------------------------------+------------------+
The following table displays output ports that do not toggle to 1 during simulation.
+------------------------------------------------------------------------------+
; Missing 1-Value Coverage ;
+---------------------------+-------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+---------------------------+-------------------------------+------------------+
; |EDA|sin:u1|Add2~87 ; |EDA|sin:u1|Add2~88COUT1 ; cout1 ;
; |EDA|ladder:u4|tem[3] ; |EDA|ladder:u4|tem[3]~35 ; cout0 ;
; |EDA|ladder:u4|tem[3] ; |EDA|ladder:u4|tem[3]~35COUT1 ; cout1 ;
; |EDA|ladder:u4|tem[1] ; |EDA|ladder:u4|tem[1]~37 ; cout0 ;
; |EDA|ladder:u4|tem[1] ; |EDA|ladder:u4|tem[1]~37COUT1 ; cout1 ;
; |EDA|ladder:u4|tem[2] ; |EDA|ladder:u4|tem[2]~39 ; cout0 ;
; |EDA|ladder:u4|tem[2] ; |EDA|ladder:u4|tem[2]~39COUT1 ; cout1 ;
; |EDA|ladder:u4|tem[0] ; |EDA|ladder:u4|tem[0]~41 ; cout0 ;
; |EDA|ladder:u4|tem[0] ; |EDA|ladder:u4|tem[0]~41COUT1 ; cout1 ;
; |EDA|setfun:u5|Mux7~113 ; |EDA|setfun:u5|Mux7~113 ; combout ;
; |EDA|setfun:u5|Mux6~90 ; |EDA|setfun:u5|Mux6~90 ; combout ;
; |EDA|setfun:u5|Mux5~90 ; |EDA|setfun:u5|Mux5~90 ; combout ;
; |EDA|setfun:u5|Mux4~90 ; |EDA|setfun:u5|Mux4~90 ; combout ;
; |EDA|ladder:u4|i[3] ; |EDA|ladder:u4|i[3] ; regout ;
; |EDA|ladder:u4|i[2] ; |EDA|ladder:u4|i[2] ; regout ;
; |EDA|ladder:u4|i[1] ; |EDA|ladder:u4|i[1] ; regout ;
; |EDA|sin:u1|LessThan1~332 ; |EDA|sin:u1|LessThan1~332 ; combout ;
; |EDA|sin:u1|LessThan1~333 ; |EDA|sin:u1|LessThan1~333 ; combout ;
; |EDA|sin:u1|LessThan1~334 ; |EDA|sin:u1|LessThan1~334 ; combout ;
; |EDA|update[0] ; |EDA|update[0] ; padio ;
; |EDA|update[1] ; |EDA|update[1] ; padio ;
; |EDA|update[2] ; |EDA|update[2] ; padio ;
; |EDA|update[3] ; |EDA|update[3] ; padio ;
; |EDA|funset ; |EDA|funset~corein ; combout ;
; |EDA|fqset ; |EDA|fqset~corein ; combout ;
+---------------------------+-------------------------------+------------------+
The following table displays output ports that do not toggle to 0 during simulation.
+------------------------------------------------------------------------------+
; Missing 0-Value Coverage ;
+---------------------------+-------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+---------------------------+-------------------------------+------------------+
; |EDA|sin:u1|Add2~87 ; |EDA|sin:u1|Add2~88COUT1 ; cout1 ;
; |EDA|ladder:u4|tem[3] ; |EDA|ladder:u4|tem[3]~35 ; cout0 ;
; |EDA|ladder:u4|tem[3] ; |EDA|ladder:u4|tem[3]~35COUT1 ; cout1 ;
; |EDA|ladder:u4|tem[1] ; |EDA|ladder:u4|tem[1]~37 ; cout0 ;
; |EDA|ladder:u4|tem[1] ; |EDA|ladder:u4|tem[1]~37COUT1 ; cout1 ;
; |EDA|ladder:u4|tem[2] ; |EDA|ladder:u4|tem[2]~39 ; cout0 ;
; |EDA|ladder:u4|tem[2] ; |EDA|ladder:u4|tem[2]~39COUT1 ; cout1 ;
; |EDA|ladder:u4|tem[0] ; |EDA|ladder:u4|tem[0]~41 ; cout0 ;
; |EDA|ladder:u4|tem[0] ; |EDA|ladder:u4|tem[0]~41COUT1 ; cout1 ;
; |EDA|setfun:u5|Mux7~113 ; |EDA|setfun:u5|Mux7~113 ; combout ;
; |EDA|setfun:u5|Mux6~90 ; |EDA|setfun:u5|Mux6~90 ; combout ;
; |EDA|setfun:u5|Mux5~90 ; |EDA|setfun:u5|Mux5~90 ; combout ;
; |EDA|setfun:u5|Mux4~90 ; |EDA|setfun:u5|Mux4~90 ; combout ;
; |EDA|ladder:u4|i[3] ; |EDA|ladder:u4|i[3] ; regout ;
; |EDA|ladder:u4|i[2] ; |EDA|ladder:u4|i[2] ; regout ;
; |EDA|ladder:u4|i[1] ; |EDA|ladder:u4|i[1] ; regout ;
; |EDA|sin:u1|LessThan1~332 ; |EDA|sin:u1|LessThan1~332 ; combout ;
; |EDA|sin:u1|LessThan1~333 ; |EDA|sin:u1|LessThan1~333 ; combout ;
; |EDA|sin:u1|LessThan1~334 ; |EDA|sin:u1|LessThan1~334 ; combout ;
; |EDA|update[0] ; |EDA|update[0] ; padio ;
; |EDA|update[1] ; |EDA|update[1] ; padio ;
; |EDA|update[2] ; |EDA|update[2] ; padio ;
; |EDA|update[3] ; |EDA|update[3] ; padio ;
; |EDA|funset ; |EDA|funset~corein ; combout ;
; |EDA|fqset ; |EDA|fqset~corein ; combout ;
+---------------------------+-------------------------------+------------------+
+---------------------+
; Simulator INI Usage ;
+--------+------------+
; Option ; Usage ;
+--------+------------+
+--------------------+
; Simulator Messages ;
+--------------------+
Info: *******************************************************************
Info: Running Quartus II Simulator
Info: Version 8.0 Build 215 05/29/2008 SJ Web Edition
Info: Processing started: Mon Jan 05 12:00:39 2009
Info: Command: quartus_sim --read_settings_files=on --write_settings_files=off EDA -c EDA
Info: Using vector source file "C:/Documents and Settings/Administrator/桌面/EDA/EDA.vwf"
Info: Option to preserve fewer signal transitions to reduce memory requirements is enabled
Info: Simulation has been partitioned into sub-simulations according to the maximum transition count determined by the engine. Transitions from memory will be flushed out to disk at the end of each sub-simulation to reduce memory requirements.
Info: Simulation partitioned into 1 sub-simulations
Info: Simulation coverage is 80.77 %
Info: Number of transitions in simulation is 164020
Info: Quartus II Simulator was successful. 0 errors, 0 warnings
Info: Peak virtual memory: 111 megabytes
Info: Processing ended: Mon Jan 05 12:00:44 2009
Info: Elapsed time: 00:00:05
Info: Total CPU time (on all processors): 00:00:04
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -