📄 config.h
字号:
/*************************************** Copyright (c) *************************************************
*
* UESTC
* 电子科技大学自动化工程学院
*
* 文 件 名: CONFIG.h
* 文件描述:工程配置定义声明文件
*
* 说 明:
*
********************************************************************************************************/
//这一段无需改动
#ifndef TRUE
#define TRUE 1
#endif
#ifndef FALSE
#define FALSE 0
#endif
typedef unsigned char unit8; /* 无符号8位整型变量 */
typedef signed char int8; /* 有符号8位整型变量 */
typedef unsigned short unit16; /* 无符号16位整型变量 */
typedef signed short int16; /* 有符号16位整型变量 */
typedef unsigned int unit32; /* 无符号32位整型变量 */
typedef signed int int32; /* 有符号32位整型变量 */
typedef float fp32; /* 单精度浮点数(32位长度) */
typedef double fp64; /* 双精度浮点数(64位长度) */
/********************************/
/* 本例子的配置 */
/********************************/
/* 系统设置, Fosc、Fcclk、Fcco、Fpclk必须定义*/
#define Fosc 11059200 //晶振频率,10MHz~25MHz,应当与实际一至
#define Fcclk (Fosc * 5) //系统频率,必须为Fosc的整数倍(1~32),且<=60MHZ,即M值,PLLCFG[4:0]=M-1
#define Fcco (Fcclk * 4) //CCO频率,必须为Fcclk的2、4、8、16倍,范围为156MHz~320MHz,cco为电流控制振荡器,起倍频作用,PLLCFG[6:5]=P取整数值,1。3取2,类似这样
#define Fpclk (Fcclk / 4) * 1 //VPB时钟频率,只能为(Fcclk / 4)的1、2、4倍,UART波特率发生器模块UxBRG产生UART Tx模块所使用的定时.
//UxBRG模块时钟源为VPB时钟(pclk),主时钟与UxDLL和UxDLM寄存器所定义的除数相除,得到UART Tx模块所用的时钟
/********************************/
/* ARM的特殊代码 */
/********************************/
//这一段无需改动
#include "LPC2103.h"
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -