⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 cpu.tan.rpt

📁 微程序模拟CPU实现加减与或异或转移储存等功能。
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Perform Multicorner Analysis                                   ; On                 ;      ;    ;             ;
; Reports the worst-case path for each clock domain and analysis ; Off                ;      ;    ;             ;
+----------------------------------------------------------------+--------------------+------+----+-------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary                                                                                                                                                             ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type     ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clock           ;                    ; User Pin ; None             ; 0.000 ns      ; 0.000 ns     ; --       ; N/A                   ; N/A                 ; N/A    ;              ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clock'                                                                                                                                                                                                                        ;
+-----------------------------------------+-----------------------------------------------------+----------+----------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack                                   ; Actual fmax (period)                                ; From     ; To                   ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+----------+----------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A                                     ; 220.07 MHz ( period = 4.544 ns )                    ; add_r[3] ; mem[25][5]           ; clock      ; clock    ; None                        ; None                      ; 4.366 ns                ;
; N/A                                     ; 220.07 MHz ( period = 4.544 ns )                    ; add_r[3] ; mem[25][3]           ; clock      ; clock    ; None                        ; None                      ; 4.366 ns                ;
; N/A                                     ; 220.07 MHz ( period = 4.544 ns )                    ; add_r[3] ; mem[25][4]           ; clock      ; clock    ; None                        ; None                      ; 4.366 ns                ;
; N/A                                     ; 220.07 MHz ( period = 4.544 ns )                    ; add_r[3] ; mem[25][2]           ; clock      ; clock    ; None                        ; None                      ; 4.366 ns                ;
; N/A                                     ; 220.22 MHz ( period = 4.541 ns )                    ; add_r[3] ; mem[25][6]           ; clock      ; clock    ; None                        ; None                      ; 4.345 ns                ;
; N/A                                     ; 220.90 MHz ( period = 4.527 ns )                    ; add_r[2] ; mem[25][5]           ; clock      ; clock    ; None                        ; None                      ; 4.349 ns                ;
; N/A                                     ; 220.90 MHz ( period = 4.527 ns )                    ; add_r[2] ; mem[25][3]           ; clock      ; clock    ; None                        ; None                      ; 4.349 ns                ;
; N/A                                     ; 220.90 MHz ( period = 4.527 ns )                    ; add_r[2] ; mem[25][4]           ; clock      ; clock    ; None                        ; None                      ; 4.349 ns                ;
; N/A                                     ; 220.90 MHz ( period = 4.527 ns )                    ; add_r[2] ; mem[25][2]           ; clock      ; clock    ; None                        ; None                      ; 4.349 ns                ;
; N/A                                     ; 221.04 MHz ( period = 4.524 ns )                    ; add_r[2] ; mem[25][6]           ; clock      ; clock    ; None                        ; None                      ; 4.328 ns                ;
; N/A                                     ; 221.24 MHz ( period = 4.520 ns )                    ; add_r[3] ; mdr_out[1]           ; clock      ; clock    ; None                        ; None                      ; 4.334 ns                ;
; N/A                                     ; 222.07 MHz ( period = 4.503 ns )                    ; add_r[2] ; mdr_out[1]           ; clock      ; clock    ; None                        ; None                      ; 4.317 ns                ;
; N/A                                     ; 222.57 MHz ( period = 4.493 ns )                    ; add_r[3] ; mem[14][0]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 222.57 MHz ( period = 4.493 ns )                    ; add_r[3] ; mem[14][5]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 222.57 MHz ( period = 4.493 ns )                    ; add_r[3] ; mem[14][7]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 222.57 MHz ( period = 4.493 ns )                    ; add_r[3] ; mem[14][6]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 222.57 MHz ( period = 4.493 ns )                    ; add_r[3] ; mem[14][3]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 222.57 MHz ( period = 4.493 ns )                    ; add_r[3] ; mem[14][4]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 222.57 MHz ( period = 4.493 ns )                    ; add_r[3] ; mem[14][2]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 222.57 MHz ( period = 4.493 ns )                    ; add_r[3] ; mem[14][1]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 222.82 MHz ( period = 4.488 ns )                    ; add_r[3] ; mem[29][0]           ; clock      ; clock    ; None                        ; None                      ; 4.310 ns                ;
; N/A                                     ; 222.82 MHz ( period = 4.488 ns )                    ; add_r[3] ; mem[29][5]           ; clock      ; clock    ; None                        ; None                      ; 4.310 ns                ;
; N/A                                     ; 222.82 MHz ( period = 4.488 ns )                    ; add_r[3] ; mem[29][7]           ; clock      ; clock    ; None                        ; None                      ; 4.310 ns                ;
; N/A                                     ; 222.82 MHz ( period = 4.488 ns )                    ; add_r[3] ; mem[29][6]           ; clock      ; clock    ; None                        ; None                      ; 4.310 ns                ;
; N/A                                     ; 222.82 MHz ( period = 4.488 ns )                    ; add_r[3] ; mem[29][3]           ; clock      ; clock    ; None                        ; None                      ; 4.310 ns                ;
; N/A                                     ; 222.82 MHz ( period = 4.488 ns )                    ; add_r[3] ; mem[29][4]           ; clock      ; clock    ; None                        ; None                      ; 4.310 ns                ;
; N/A                                     ; 222.82 MHz ( period = 4.488 ns )                    ; add_r[3] ; mem[29][2]           ; clock      ; clock    ; None                        ; None                      ; 4.310 ns                ;
; N/A                                     ; 222.82 MHz ( period = 4.488 ns )                    ; add_r[3] ; mem[29][1]           ; clock      ; clock    ; None                        ; None                      ; 4.310 ns                ;
; N/A                                     ; 223.41 MHz ( period = 4.476 ns )                    ; add_r[2] ; mem[14][0]           ; clock      ; clock    ; None                        ; None                      ; 4.276 ns                ;
; N/A                                     ; 223.41 MHz ( period = 4.476 ns )                    ; add_r[2] ; mem[14][5]           ; clock      ; clock    ; None                        ; None                      ; 4.276 ns                ;
; N/A                                     ; 223.41 MHz ( period = 4.476 ns )                    ; add_r[0] ; mem[25][5]           ; clock      ; clock    ; None                        ; None                      ; 4.298 ns                ;
; N/A                                     ; 223.41 MHz ( period = 4.476 ns )                    ; add_r[2] ; mem[14][7]           ; clock      ; clock    ; None                        ; None                      ; 4.276 ns                ;
; N/A                                     ; 223.41 MHz ( period = 4.476 ns )                    ; add_r[2] ; mem[14][6]           ; clock      ; clock    ; None                        ; None                      ; 4.276 ns                ;
; N/A                                     ; 223.41 MHz ( period = 4.476 ns )                    ; add_r[2] ; mem[14][3]           ; clock      ; clock    ; None                        ; None                      ; 4.276 ns                ;
; N/A                                     ; 223.41 MHz ( period = 4.476 ns )                    ; add_r[0] ; mem[25][3]           ; clock      ; clock    ; None                        ; None                      ; 4.298 ns                ;
; N/A                                     ; 223.41 MHz ( period = 4.476 ns )                    ; add_r[2] ; mem[14][4]           ; clock      ; clock    ; None                        ; None                      ; 4.276 ns                ;
; N/A                                     ; 223.41 MHz ( period = 4.476 ns )                    ; add_r[0] ; mem[25][4]           ; clock      ; clock    ; None                        ; None                      ; 4.298 ns                ;
; N/A                                     ; 223.41 MHz ( period = 4.476 ns )                    ; add_r[2] ; mem[14][2]           ; clock      ; clock    ; None                        ; None                      ; 4.276 ns                ;
; N/A                                     ; 223.41 MHz ( period = 4.476 ns )                    ; add_r[0] ; mem[25][2]           ; clock      ; clock    ; None                        ; None                      ; 4.298 ns                ;
; N/A                                     ; 223.41 MHz ( period = 4.476 ns )                    ; add_r[2] ; mem[14][1]           ; clock      ; clock    ; None                        ; None                      ; 4.276 ns                ;
; N/A                                     ; 223.56 MHz ( period = 4.473 ns )                    ; add_r[0] ; mem[25][6]           ; clock      ; clock    ; None                        ; None                      ; 4.277 ns                ;
; N/A                                     ; 223.66 MHz ( period = 4.471 ns )                    ; add_r[2] ; mem[29][0]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 223.66 MHz ( period = 4.471 ns )                    ; add_r[2] ; mem[29][5]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 223.66 MHz ( period = 4.471 ns )                    ; add_r[2] ; mem[29][7]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 223.66 MHz ( period = 4.471 ns )                    ; add_r[2] ; mem[29][6]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 223.66 MHz ( period = 4.471 ns )                    ; add_r[2] ; mem[29][3]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 223.66 MHz ( period = 4.471 ns )                    ; add_r[2] ; mem[29][4]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 223.66 MHz ( period = 4.471 ns )                    ; add_r[2] ; mem[29][2]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 223.66 MHz ( period = 4.471 ns )                    ; add_r[2] ; mem[29][1]           ; clock      ; clock    ; None                        ; None                      ; 4.293 ns                ;
; N/A                                     ; 224.37 MHz ( period = 4.457 ns )                    ; add_r[3] ; mem[4][5]            ; clock      ; clock    ; None                        ; None                      ; 4.258 ns                ;
; N/A                                     ; 224.37 MHz ( period = 4.457 ns )                    ; add_r[3] ; mem[4][3]            ; clock      ; clock    ; None                        ; None                      ; 4.258 ns                ;
; N/A                                     ; 224.37 MHz ( period = 4.457 ns )                    ; add_r[3] ; mem[4][4]            ; clock      ; clock    ; None                        ; None                      ; 4.258 ns                ;
; N/A                                     ; 224.62 MHz ( period = 4.452 ns )                    ; add_r[0] ; mdr_out[1]           ; clock      ; clock    ; None                        ; None                      ; 4.266 ns                ;
; N/A                                     ; 224.82 MHz ( period = 4.448 ns )                    ; add_r[3] ; mem[28][0]           ; clock      ; clock    ; None                        ; None                      ; 4.241 ns                ;
; N/A                                     ; 224.82 MHz ( period = 4.448 ns )                    ; add_r[3] ; mem[28][3]           ; clock      ; clock    ; None                        ; None                      ; 4.241 ns                ;
; N/A                                     ; 224.82 MHz ( period = 4.448 ns )                    ; add_r[3] ; mem[28][2]           ; clock      ; clock    ; None                        ; None                      ; 4.241 ns                ;
; N/A                                     ; 224.82 MHz ( period = 4.448 ns )                    ; add_r[3] ; mem[28][1]           ; clock      ; clock    ; None                        ; None                      ; 4.241 ns                ;
; N/A                                     ; 225.23 MHz ( period = 4.440 ns )                    ; add_r[2] ; mem[4][5]            ; clock      ; clock    ; None                        ; None                      ; 4.241 ns                ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -