lcd1602_driver.tan.rpt
来自「写给小白们的FPGA入门设计实验」· RPT 代码 · 共 351 行 · 第 1/5 页
RPT
351 行
; N/A ; 321.34 MHz ( period = 3.112 ns ) ; cnt[1] ; lcd_data[7]~reg0 ; clk ; clk ; None ; None ; 2.894 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; current_state.ROW2_F ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; current_state.ROW1_F ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; current_state.CURSOR_SET2 ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; current_state.DISP_OFF ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[1] ; current_state.DISP_SET ; clk ; clk ; None ; None ; 2.890 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; current_state.ROW1_E ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[1] ; current_state.ROW1_8 ; clk ; clk ; None ; None ; 2.890 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[1] ; current_state.ROW1_7 ; clk ; clk ; None ; None ; 2.890 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; current_state.ROW1_6 ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; current_state.ROW1_4 ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[1] ; current_state.ROW1_3 ; clk ; clk ; None ; None ; 2.890 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; current_state.ROW2_4 ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[1] ; current_state.ROW2_2 ; clk ; clk ; None ; None ; 2.890 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; current_state.ROW1_1 ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; current_state.ROW2_0 ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; current_state.ROW1_0 ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; current_state.ROW2_ADDR ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[1] ; current_state.ROW1_ADDR ; clk ; clk ; None ; None ; 2.890 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; lcd_data[3]~reg0 ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[1] ; lcd_data[4]~reg0 ; clk ; clk ; None ; None ; 2.890 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[1] ; lcd_data[5]~reg0 ; clk ; clk ; None ; None ; 2.890 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; lcd_data[6]~reg0 ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.65 MHz ( period = 3.109 ns ) ; cnt[0] ; lcd_data[7]~reg0 ; clk ; clk ; None ; None ; 2.892 ns ;
; N/A ; 321.96 MHz ( period = 3.106 ns ) ; cnt[0] ; current_state.DISP_SET ; clk ; clk ; None ; None ; 2.888 ns ;
; N/A ; 321.96 MHz ( period = 3.106 ns ) ; cnt[0] ; current_state.ROW1_8 ; clk ; clk ; None ; None ; 2.888 ns ;
; N/A ; 321.96 MHz ( period = 3.106 ns ) ; cnt[0] ; current_state.ROW1_7 ; clk ; clk ; None ; None ; 2.888 ns ;
; N/A ; 321.96 MHz ( period = 3.106 ns ) ; cnt[0] ; current_state.ROW1_3 ; clk ; clk ; None ; None ; 2.888 ns ;
; N/A ; 321.96 MHz ( period = 3.106 ns ) ; cnt[0] ; current_state.ROW2_2 ; clk ; clk ; None ; None ; 2.888 ns ;
; N/A ; 321.96 MHz ( period = 3.106 ns ) ; cnt[0] ; current_state.ROW1_ADDR ; clk ; clk ; None ; None ; 2.888 ns ;
; N/A ; 321.96 MHz ( period = 3.106 ns ) ; cnt[0] ; lcd_data[4]~reg0 ; clk ; clk ; None ; None ; 2.888 ns ;
; N/A ; 321.96 MHz ( period = 3.106 ns ) ; cnt[0] ; lcd_data[5]~reg0 ; clk ; clk ; None ; None ; 2.888 ns ;
; N/A ; 322.58 MHz ( period = 3.100 ns ) ; current_state.ROW2_D ; lcd_data[5]~reg0 ; clk ; clk ; None ; None ; 2.883 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; current_state.ROW2_F ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; current_state.ROW1_F ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; current_state.CURSOR_SET2 ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; current_state.DISP_OFF ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; current_state.ROW1_E ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; current_state.ROW1_6 ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; current_state.ROW1_4 ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; current_state.ROW2_4 ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; current_state.ROW1_1 ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; current_state.ROW2_0 ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; current_state.ROW1_0 ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; current_state.ROW2_ADDR ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; lcd_data[3]~reg0 ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; lcd_data[6]~reg0 ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.57 MHz ( period = 3.081 ns ) ; cnt[2] ; lcd_data[7]~reg0 ; clk ; clk ; None ; None ; 2.863 ns ;
; N/A ; 324.89 MHz ( period = 3.078 ns ) ; cnt[2] ; current_state.DISP_SET ; clk ; clk ; None ; None ; 2.859 ns ;
; N/A ; 324.89 MHz ( period = 3.078 ns ) ; cnt[2] ; current_state.ROW1_8 ; clk ; clk ; None ; None ; 2.859 ns ;
; N/A ; 324.89 MHz ( period = 3.078 ns ) ; cnt[2] ; current_state.ROW1_7 ; clk ; clk ; None ; None ; 2.859 ns ;
; N/A ; 324.89 MHz ( period = 3.078 ns ) ; cnt[2] ; current_state.ROW1_3 ; clk ; clk ; None ; None ; 2.859 ns ;
; N/A ; 324.89 MHz ( period = 3.078 ns ) ; cnt[2] ; current_state.ROW2_2 ; clk ; clk ; None ; None ; 2.859 ns ;
; N/A ; 324.89 MHz ( period = 3.078 ns ) ; cnt[2] ; current_state.ROW1_ADDR ; clk ; clk ; None ; None ; 2.859 ns ;
; N/A ; 324.89 MHz ( period = 3.078 ns ) ; cnt[2] ; lcd_data[4]~reg0 ; clk ; clk ; None ; None ; 2.859 ns ;
; N/A ; 324.89 MHz ( period = 3.078 ns ) ; cnt[2] ; lcd_data[5]~reg0 ; clk ; clk ; None ; None ; 2.859 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; current_state.ROW2_F ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; current_state.ROW1_F ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; current_state.CURSOR_SET2 ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; current_state.DISP_OFF ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; current_state.ROW1_E ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; current_state.ROW1_6 ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; current_state.ROW1_4 ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; current_state.ROW2_4 ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; current_state.ROW1_1 ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; current_state.ROW2_0 ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; current_state.ROW1_0 ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; current_state.ROW2_ADDR ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; lcd_data[3]~reg0 ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; lcd_data[6]~reg0 ; clk ; clk ; None ; None ; 2.788 ns ;
; N/A ; 332.67 MHz ( period = 3.006 ns ) ; cnt[4] ; lcd_data[7]~reg0 ; clk ; clk ; None ; None ; 2.788 ns ;
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?