⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 insns.dat

📁 nasm早期的源代码,比较简单是学习汇编和编译原理的好例子
💻 DAT
📖 第 1 页 / 共 5 页
字号:
TEST		mem,reg64		\324\1\x85\101			X64,SM
TEST		reg64,reg64		\324\1\x85\101			X64
TEST		reg8,mem		\1\x84\110			8086,SM
TEST		reg16,mem		\320\1\x85\110			8086,SM
TEST		reg32,mem		\321\1\x85\110			386,SM
TEST		reg64,mem		\324\1\x85\110			X64,SM
TEST		reg_al,imm		\1\xA8\21			8086,SM
TEST		reg_ax,imm		\320\1\xA9\31			8086,SM
TEST		reg_eax,imm		\321\1\xA9\41			386,SM
TEST		reg_rax,imm		\321\1\xA9\41			X64,SM
TEST		rm8,imm			\1\xF6\200\21			8086,SM
TEST		rm16,imm		\320\1\xF7\200\31		8086,SM
TEST		rm32,imm		\321\1\xF7\200\41		386,SM
TEST		rm64,imm		\324\1\xF7\200\41		X64,SM
TEST		mem,imm8		\1\xF6\200\21			8086,SM
TEST		mem,imm16		\320\1\xF7\200\31		8086,SM
TEST		mem,imm32		\321\1\xF7\200\41		386,SM
UD0		void			\2\x0F\xFF			286,UNDOC
UD1		void			\2\x0F\xB9			286,UNDOC
UD2		void			\2\x0F\x0B			286
UMOV		mem,reg8		\2\x0F\x10\101			386,UNDOC,SM,ND
UMOV		reg8,reg8		\2\x0F\x10\101			386,UNDOC,ND
UMOV		mem,reg16		\320\2\x0F\x11\101		386,UNDOC,SM,ND
UMOV		reg16,reg16		\320\2\x0F\x11\101		386,UNDOC,ND
UMOV		mem,reg32		\321\2\x0F\x11\101		386,UNDOC,SM,ND
UMOV		reg32,reg32		\321\2\x0F\x11\101		386,UNDOC,ND
UMOV		reg8,mem		\2\x0F\x12\110			386,UNDOC,SM,ND
UMOV		reg8,reg8		\2\x0F\x12\110			386,UNDOC,ND
UMOV		reg16,mem		\320\2\x0F\x13\110		386,UNDOC,SM,ND
UMOV		reg16,reg16		\320\2\x0F\x13\110		386,UNDOC,ND
UMOV		reg32,mem		\321\2\x0F\x13\110		386,UNDOC,SM,ND
UMOV		reg32,reg32		\321\2\x0F\x13\110		386,UNDOC,ND
VERR		mem			\1\x0F\170\204			286,PROT
VERR		mem16			\1\x0F\170\204			286,PROT
VERR		reg16			\1\x0F\170\204			286,PROT
VERW		mem			\1\x0F\170\205			286,PROT
VERW		mem16			\1\x0F\170\205			286,PROT
VERW		reg16			\1\x0F\170\205			286,PROT
WAIT		void			\1\x9B				8086
FWAIT		void			\1\x9B				8086
WBINVD		void			\2\x0F\x09			486,PRIV
WRSHR		rm32			\321\2\x0F\x37\200		P6,CYRIX,SMM
WRMSR		void			\2\x0F\x30			PENT,PRIV
XADD		mem,reg8		\2\x0F\xC0\101			486,SM
XADD		reg8,reg8		\2\x0F\xC0\101			486
XADD		mem,reg16		\320\2\x0F\xC1\101		486,SM
XADD		reg16,reg16		\320\2\x0F\xC1\101		486
XADD		mem,reg32		\321\2\x0F\xC1\101		486,SM
XADD		reg32,reg32		\321\2\x0F\xC1\101		486
XADD		mem,reg64		\324\2\x0F\xC1\101		X64,SM
XADD		reg64,reg64		\324\2\x0F\xC1\101		X64
XBTS		reg16,mem		\320\2\x0F\xA6\110		386,SW,UNDOC,ND
XBTS		reg16,reg16		\320\2\x0F\xA6\110		386,UNDOC,ND
XBTS		reg32,mem		\321\2\x0F\xA6\110		386,SD,UNDOC,ND
XBTS		reg32,reg32		\321\2\x0F\xA6\110		386,UNDOC,ND
XCHG		reg_ax,reg16		\320\11\x90			8086,NOLONG
XCHG		reg_eax,reg32		\321\11\x90			386,NOLONG
XCHG		reg16,reg_ax		\320\10\x90			8086,NOLONG
XCHG		reg32,reg_eax		\321\10\x90			386,NOLONG
XCHG		reg_rax,reg_rax		\321\11\x90			X64
XCHG		reg8,mem		\1\x86\110			8086,SM
XCHG		reg8,reg8		\1\x86\110			8086
XCHG		reg16,mem		\320\1\x87\110			8086,SM
XCHG		reg16,reg16		\320\1\x87\110			8086
XCHG		reg32,mem		\321\1\x87\110			386,SM
XCHG		reg32,reg32		\321\1\x87\110			386
XCHG		reg64,mem		\324\1\x87\110			X64,SM
XCHG		reg64,reg64		\324\1\x87\110			X64
XCHG		mem,reg8		\1\x86\101			8086,SM
XCHG		reg8,reg8		\1\x86\101			8086
XCHG		mem,reg16		\320\1\x87\101			8086,SM
XCHG		reg16,reg16		\320\1\x87\101			8086
XCHG		mem,reg32		\321\1\x87\101			386,SM
XCHG		reg32,reg32		\321\1\x87\101			386
XCHG		mem,reg64		\324\1\x87\101			X64,SM
XCHG		reg64,reg64		\324\1\x87\101			X64
XLATB		void			\1\xD7				8086
XLAT		void			\1\xD7				8086
XOR		mem,reg8		\1\x30\101			8086,SM
XOR		reg8,reg8		\1\x30\101			8086
XOR		mem,reg16		\320\1\x31\101			8086,SM
XOR		reg16,reg16		\320\1\x31\101			8086
XOR		mem,reg32		\321\1\x31\101			386,SM
XOR		reg32,reg32		\321\1\x31\101			386
XOR		mem,reg64		\324\1\x31\101			X64,SM
XOR		reg64,reg64		\324\1\x31\101			X64
XOR		reg8,mem		\1\x32\110			8086,SM
XOR		reg8,reg8		\1\x32\110			8086
XOR		reg16,mem		\320\1\x33\110			8086,SM
XOR		reg16,reg16		\320\1\x33\110			8086
XOR		reg32,mem		\321\1\x33\110			386,SM
XOR		reg32,reg32		\321\1\x33\110			386
XOR		reg64,mem		\324\1\x33\110			X64,SM
XOR		reg64,reg64		\324\1\x33\110			X64
XOR		rm16,imm8		\320\1\x83\206\15		8086
XOR		rm32,imm8		\321\1\x83\206\15		386
XOR		rm64,imm8		\324\1\x83\206\15		X64
XOR		reg_al,imm		\1\x34\21			8086,SM
XOR		reg_ax,sbyte		\320\1\x83\206\15		8086,SM,ND
XOR		reg_ax,imm		\320\1\x35\31			8086,SM
XOR		reg_eax,sbyte		\321\1\x83\206\15		386,SM,ND
XOR		reg_eax,imm		\321\1\x35\41			386,SM
XOR		reg_rax,sbyte		\321\1\x83\206\15		X64,SM,ND
XOR		reg_rax,imm		\321\1\x35\41			X64,SM
XOR		rm8,imm			\1\x80\206\21			8086,SM
XOR		rm16,imm		\320\145\1\x81\206\141		8086,SM
XOR		rm32,imm		\321\155\1\x81\206\151		386,SM
XOR		rm64,imm		\324\155\1\x81\206\151		X64,SM
XOR		mem,imm8		\1\x80\206\21			8086,SM
XOR		mem,imm16		\320\145\1\x81\206\141		8086,SM
XOR		mem,imm32		\321\155\1\x81\206\151		386,SM
CMOVcc		reg16,mem		\320\1\x0F\330\x40\110		P6,SM
CMOVcc		reg16,reg16		\320\1\x0F\330\x40\110		P6
CMOVcc		reg32,mem		\321\1\x0F\330\x40\110		P6,SM
CMOVcc		reg32,reg32		\321\1\x0F\330\x40\110		P6
CMOVcc		reg64,mem		\324\1\x0F\330\x40\110		X64,SM
CMOVcc		reg64,reg64		\324\1\x0F\330\x40\110		X64
Jcc		imm|near		\322\1\x0F\330\x80\64		386
Jcc		imm16|near		\320\1\x0F\330\x80\64		386
Jcc		imm32|near		\321\1\x0F\330\x80\64		386
Jcc		imm|short		\330\x70\50			8086,ND
Jcc		imm			\370\330\x70\50			8086,ND
Jcc		imm			\1\x0F\330\x80\64		386,ND
Jcc		imm			\330\x71\373\1\xE9\64		8086,ND
Jcc		imm			\330\x70\50			8086
SETcc		mem			\1\x0F\330\x90\200		386,SB
SETcc		reg8			\1\x0F\330\x90\200		386

; Katmai Streaming SIMD instructions (SSE -- a.k.a. KNI, XMM, MMX2)
ADDPS		xmmreg,xmmrm		\331\2\x0F\x58\110		KATMAI,SSE
ADDSS		xmmreg,xmmrm		\333\2\x0F\x58\110		KATMAI,SSE
ANDNPS		xmmreg,xmmrm		\2\x0F\x55\110			KATMAI,SSE
ANDPS		xmmreg,xmmrm		\2\x0F\x54\110			KATMAI,SSE
CMPEQPS		xmmreg,xmmrm		\331\2\x0F\xC2\110\1\x00	KATMAI,SSE
CMPEQSS		xmmreg,xmmrm		\333\2\x0F\xC2\110\1\x00	KATMAI,SSE
CMPLEPS		xmmreg,xmmrm		\331\2\x0F\xC2\110\1\x02	KATMAI,SSE
CMPLESS		xmmreg,xmmrm		\333\2\x0F\xC2\110\1\x02	KATMAI,SSE
CMPLTPS		xmmreg,xmmrm		\331\2\x0F\xC2\110\1\x01	KATMAI,SSE
CMPLTSS		xmmreg,xmmrm		\333\2\x0F\xC2\110\1\x01	KATMAI,SSE
CMPNEQPS	xmmreg,xmmrm		\331\2\x0F\xC2\110\1\x04	KATMAI,SSE
CMPNEQSS	xmmreg,xmmrm		\333\2\x0F\xC2\110\1\x04	KATMAI,SSE
CMPNLEPS	xmmreg,xmmrm		\331\2\x0F\xC2\110\1\x06	KATMAI,SSE
CMPNLESS	xmmreg,xmmrm		\333\2\x0F\xC2\110\1\x06	KATMAI,SSE
CMPNLTPS	xmmreg,xmmrm		\331\2\x0F\xC2\110\1\x05	KATMAI,SSE
CMPNLTSS	xmmreg,xmmrm		\333\2\x0F\xC2\110\1\x05	KATMAI,SSE
CMPORDPS	xmmreg,xmmrm		\331\2\x0F\xC2\110\1\x07	KATMAI,SSE
CMPORDSS	xmmreg,xmmrm		\333\2\x0F\xC2\110\1\x07	KATMAI,SSE
CMPUNORDPS	xmmreg,xmmrm		\331\2\x0F\xC2\110\1\x03	KATMAI,SSE
CMPUNORDSS	xmmreg,xmmrm		\333\2\x0F\xC2\110\1\x03	KATMAI,SSE
; CMPPS/CMPSS must come after the specific ops; that way the disassembler will find the
; specific ops first and only disassemble illegal ones as cmpps/cmpss.
CMPPS		xmmreg,mem,imm		\331\2\x0F\xC2\110\26		KATMAI,SSE,SB,AR2
CMPPS		xmmreg,xmmreg,imm	\331\2\x0F\xC2\110\26		KATMAI,SSE,SB,AR2
CMPSS		xmmreg,mem,imm		\333\2\x0F\xC2\110\26		KATMAI,SSE,SB,AR2
CMPSS		xmmreg,xmmreg,imm	\333\2\x0F\xC2\110\26		KATMAI,SSE,SB,AR2
COMISS		xmmreg,xmmrm		\2\x0F\x2F\110			KATMAI,SSE
CVTPI2PS	xmmreg,mmxrm		\331\2\x0F\x2A\110		KATMAI,SSE,MMX
CVTPS2PI	mmxreg,xmmrm		\331\2\x0F\x2D\110		KATMAI,SSE,MMX
CVTSI2SS	xmmreg,mem		\333\2\x0F\x2A\110		KATMAI,SSE,SD,AR1
CVTSI2SS	xmmreg,reg32		\333\2\x0F\x2A\110		KATMAI,SSE
CVTSS2SI	reg32,xmmrm		\333\2\x0F\x2D\110		KATMAI,SSE
CVTTPS2PI	mmxreg,xmmrm		\331\2\x0F\x2C\110		KATMAI,SSE,MMX
CVTTSS2SI	reg32,xmmrm		\333\2\x0F\x2C\110		KATMAI,SSE
DIVPS		xmmreg,xmmrm		\331\2\x0F\x5E\110		KATMAI,SSE
DIVSS		xmmreg,xmmrm		\333\2\x0F\x5E\110		KATMAI,SSE
LDMXCSR		mem			\2\x0F\xAE\202			KATMAI,SSE,SD
MAXPS		xmmreg,xmmrm		\331\2\x0F\x5F\110		KATMAI,SSE
MAXSS		xmmreg,xmmrm		\333\2\x0F\x5F\110		KATMAI,SSE
MINPS		xmmreg,xmmrm		\331\2\x0F\x5D\110		KATMAI,SSE
MINSS		xmmreg,xmmrm		\333\2\x0F\x5D\110		KATMAI,SSE
MOVAPS		xmmreg,mem		\2\x0F\x28\110			KATMAI,SSE
MOVAPS		mem,xmmreg		\2\x0F\x29\101			KATMAI,SSE
MOVAPS		xmmreg,xmmreg		\2\x0F\x28\110			KATMAI,SSE
MOVAPS		xmmreg,xmmreg		\2\x0F\x29\101			KATMAI,SSE
MOVHPS		xmmreg,mem		\2\x0F\x16\110			KATMAI,SSE
MOVHPS		mem,xmmreg		\2\x0F\x17\101			KATMAI,SSE
MOVLHPS		xmmreg,xmmreg		\2\x0F\x16\110			KATMAI,SSE
MOVLPS		xmmreg,mem		\2\x0F\x12\110			KATMAI,SSE
MOVLPS		mem,xmmreg		\2\x0F\x13\101			KATMAI,SSE
MOVHLPS		xmmreg,xmmreg		\2\x0F\x12\110			KATMAI,SSE
MOVMSKPS	reg32,xmmreg		\364\2\x0F\x50\110		KATMAI,SSE
MOVMSKPS	reg64,xmmreg		\364\324\2\x0F\x50\110		X64,SSE
MOVNTPS		mem,xmmreg		\2\x0F\x2B\101			KATMAI,SSE
MOVSS		xmmreg,mem		\333\2\x0F\x10\110		KATMAI,SSE
MOVSS		mem,xmmreg		\333\2\x0F\x11\101		KATMAI,SSE
MOVSS		xmmreg,xmmreg		\333\2\x0F\x10\110		KATMAI,SSE
MOVSS		xmmreg,xmmreg		\333\2\x0F\x11\101		KATMAI,SSE
MOVUPS		xmmreg,mem		\331\2\x0F\x10\110		KATMAI,SSE
MOVUPS		mem,xmmreg		\331\2\x0F\x11\101		KATMAI,SSE
MOVUPS		xmmreg,xmmreg		\331\2\x0F\x10\110		KATMAI,SSE
MOVUPS		xmmreg,xmmreg		\331\2\x0F\x11\101		KATMAI,SSE
MULPS		xmmreg,xmmrm		\2\x0F\x59\110			KATMAI,SSE
MULSS		xmmreg,xmmrm		\333\2\x0F\x59\110		KATMAI,SSE
ORPS		xmmreg,xmmrm		\2\x0F\x56\110			KATMAI,SSE
RCPPS		xmmreg,xmmrm		\331\2\x0F\x53\110		KATMAI,SSE
RCPSS		xmmreg,xmmrm		\333\2\x0F\x53\110		KATMAI,SSE
RSQRTPS		xmmreg,xmmrm		\331\2\x0F\x52\110		KATMAI,SSE
RSQRTSS		xmmreg,xmmrm		\333\2\x0F\x52\110		KATMAI,SSE
SHUFPS		xmmreg,mem,imm		\2\x0F\xC6\110\26		KATMAI,SSE,SB,AR2
SHUFPS		xmmreg,xmmreg,imm	\2\x0F\xC6\110\26		KATMAI,SSE,SB,AR2
SQRTPS		xmmreg,xmmrm		\331\2\x0F\x51\110		KATMAI,SSE
SQRTSS		xmmreg,xmmrm		\333\2\x0F\x51\110		KATMAI,SSE
STMXCSR		mem			\2\x0F\xAE\203			KATMAI,SSE,SD
SUBPS		xmmreg,xmmrm		\331\2\x0F\x5C\110		KATMAI,SSE
SUBSS		xmmreg,xmmrm		\333\2\x0F\x5C\110		KATMAI,SSE
UCOMISS		xmmreg,xmmrm		\2\x0F\x2E\110			KATMAI,SSE
UNPCKHPS	xmmreg,xmmrm		\2\x0F\x15\110			KATMAI,SSE
UNPCKLPS	xmmreg,xmmrm		\2\x0F\x14\110			KATMAI,SSE
XORPS		xmmreg,xmmrm		\2\x0F\x57\110			KATMAI,SSE

; Introduced in Deschutes but necessary for SSE support
FXRSTOR		mem			\2\x0F\xAE\201			P6,SSE,FPU
FXSAVE		mem			\2\x0F\xAE\200			P6,SSE,FPU

; These instructions are not SSE-specific; they are generic memory operations
; and work even if CR4.OSFXFR == 0
PREFETCHNTA	mem			\2\x0F\x18\200			KATMAI
PREFETCHT0	mem			\2\x0F\x18\201			KATMAI
PREFETCHT1	mem			\2\x0F\x18\202			KATMAI
PREFETCHT2	mem			\2\x0F\x18\203			KATMAI
SFENCE		void			\3\x0F\xAE\xF8			KATMAI

; New MMX instructions introduced in Katmai
MASKMOVQ	mmxreg,mmxreg		\2\x0F\xF7\110			KATMAI,MMX
MOVNTQ		mem,mmxreg		\2\x0F\xE7\101			KATMAI,MMX,SM
PAVGB		mmxreg,mmxrm		\2\x0F\xE0\110			KATMAI,MMX,SM
PAVGW		mmxreg,mmxrm		\2\x0F\xE3\110			KATMAI,MMX,SM
PEXTRW		reg32,mmxreg,imm	\2\x0F\xC5\110\26		KATMAI,MMX,SB,AR2
; PINSRW is documented as using a reg32, but it's really using only 16 bit
; -- accept either, but be truthful in disassembly
PINSRW		mmxreg,reg16,imm	\2\x0F\xC4\110\26		KATMAI,MMX,SB,AR2
PINSRW		mmxreg,reg32,imm	\2\x0F\xC4\110\26		KATMAI,MMX,SB,AR2,ND
PINSRW		mmxreg,mem,imm		\2\x0F\xC4\110\26		KATMAI,MMX,SB,AR2
PINSRW		mmxreg,mem16,imm	\2\x0F\xC4\110\26		KATMAI,MMX,SB,AR2,ND
PMAXSW		mmxreg,mmxrm		\2\x0F\xEE\110			KATMAI,MMX,SM
PMAXUB		mmxreg,mmxrm		\2\x0F\xDE\110			KATMAI,MMX,SM
PMINSW		mmxreg,mmxrm		\2\x0F\xEA\110			KATMAI,MMX,SM
PMINUB		mmxreg,mmxrm		\2\x0F\xDA\110			KATMAI,MMX,SM
PMOVMSKB	reg32,mmxreg		\2\x0F\xD7\110			KATMAI,MMX
PMULHUW		mmxreg,mmxrm		\2\x0F\xE4\110			KATMAI,MMX,SM
PSADBW		mmxreg,mmxrm		\2\x0F\xF6\110			KATMAI,MMX,SM
PSHUFW		mmxreg,mmxrm,imm	\2\x0F\x70\110\22		KATMAI,MMX,SM2,SB,AR2

; AMD Enhanced 3DNow! (Athlon) instructions
PF2IW		mmxreg,mmxrm		\2\x0F\x0F\110\01\x1C		PENT,3DNOW,SM
PFNACC		mmxreg,mmxrm		\2\x0F\x0F\110\01\x8A		PENT,3DNOW,SM
PFPNACC		mmxreg,mmxrm		\2\x0F\x0F\110\01\x8E		PENT,3DNOW,SM
PI2FW		mmxreg,mmxrm		\2\x0F\x0F\110\01\x0C		PENT,3DNOW,SM
PSWAPD		mmxreg,mmxrm		\2\x0F\x0F\110\01\xBB		PENT,3DNOW,SM

; Willamette SSE2 Cacheability Instructions
MASKMOVDQU	xmmreg,xmmreg		\366\2\x0F\xF7\110		WILLAMETTE,SSE2
; CLFLUSH needs its own feature flag implemented one day
CLFLUSH		mem			\2\x0F\xAE\207			WILLAMETTE,SSE2
MOVNTDQ		mem,xmmreg		\366\2\x0F\xE7\101		WILLAMETTE,SSE2,SM
MOVNTI		mem,reg32		\2\x0F\xC3\101			WILLAMETTE,SSE2,SM
MOVNTPD		mem,xmmreg		\366\2\x0F\x2B\101		WILLAMETTE,SSE2,SM
PAUSE		void			\333\1\x90			WILLAMETTE,SSE2
LFENCE		void			\3\x0F\xAE\xE8			WILLAMETTE,SSE2
MFENCE		void			\3\x0F\xAE\xF0			WILLAMETTE,SSE2

; Willamette MMX instructions (SSE2 SIMD Integer Instructions)
MOVD		xmmreg,reg32		\366\2\x0F\x6E\110		WILLAMETTE,SSE2
MOVD		reg32,xmmreg		\366\2\x0F\x7E\101		WILLAMETTE,SSE2
MOVD		mem,xmmreg		\366\2\x0F\x7E\101		WILLAMETTE,SSE2,SD
MOVD		xmmreg,mem		\366\2\x0F\x6E\110		WILLAMETTE,SSE2,SD
MOVDQA		xmmreg,xmmreg		\366\2\x0F\x6F\110		WILLAMETTE,SSE2
MOVDQA		mem,xmmreg		\366\2\x0F\x7F\101		WILLAMETTE,SSE2,SM
MOVDQA		xmmreg,mem		\366\2\x0F\x6F\110		WILLAMETTE,SSE2,SM
MOVDQA		xmmreg,xmmreg		\366\2\x0F\x7F\110		WILLAMETTE,SSE2
MOVDQU		xmmreg,xmmreg		\333\2\x0F\x6F\110		WILLAMETTE,SSE2
MOVDQU		mem,xmmreg		\333\2\x0F\x7F\101		WILLAMETTE,SSE2,SM
MOVDQU		xmmreg,mem		\333\2\x0F\x6F\110		WILLAMETTE,SSE2,SM
MOVDQU		xmmreg,xmmreg		\333\2\x0F\x7F\110		WILLAMETTE,SSE2
MOVDQ2Q		mmxreg,xmmreg		\332\2\x0F\xD6\110		WILLAMETTE,SSE2
MOVQ		xmmreg,xmmreg		\333\2\x0F\x7E\110		WILLAMETTE,SSE2
MOVQ		xmmreg,xmmreg		\366\2\x0F\xD6\110		WILLAMETTE,SSE2
MOVQ		mem,xmmreg		\366\2\x0F\xD6\101		WILLAMETTE,SSE2,SQ
MOVQ		xmmreg,mem		\333\2\x0F\x7E\110		WILLAMETTE,SSE2,SQ
MOVQ		xmmreg,rm64		\366\324\2\x0F\x6E\110		X64,SSE2
MOVQ		rm64,xmmreg		\366\324\2\x0F\x7E\101		X64,SSE2
MOVQ2DQ		xmmreg,mmxreg		\333\2\x0F\xD6\110		WILLAMETTE,SSE2
PACKSSWB	xmmreg,xmmrm		\366\2\x0F\x63\110		WILLAMETTE,SSE2,SM
PACKSSDW	xmmreg,xmmrm		\366\2\x0F\x6B\110		WILLAMETTE,SSE2,SM
PACKUSWB	xmmreg,xmmrm		\366\2\x0F\x67\110		WILLAMETTE,SSE2,SM
PADDB		xmmreg,xmmrm		\366\2\x0F\xFC\110		WILLAMETTE,SSE2,SM
PADDW		xmmreg,xmmrm		\366\2\x0F\xFD\110		WILLAMETTE,SSE2,SM
PADDD		xmmreg,xmmrm		\366\2\x0F\xFE\110		WILLAMETTE,SSE2,SM
PADDQ		mmxreg,mmxrm		\2\x0F\xD4\110			WILLAMETTE,SSE2,SM
PADDQ		xmmreg,xmmrm		\366\2\x0F\xD4\110		WILLAMETTE,SSE2,SM
PADDSB		xmmreg,xmmrm		\366\2\x0F\xEC\110		WILLAMETTE,SSE2,SM
PADDSW		xmmreg,xmmrm		\366\2\x0F\xED\110		WILLAMETTE,SSE2,SM
PADDUSB		xmmreg,xmmrm		\366\2\x0F\xDC\110		WILLAMETTE,SSE2,SM
PADDUSW		xmmreg,xmmrm		\366\2\x0F\xDD\110		WILLAMETTE,SSE2,SM
PAND		xmmreg,xmmrm		\366\2\x0F\xDB\110		WILLAMETTE,SSE2,SM
PANDN		xmmreg,xmmrm		\366\2\x0F\xDF\110		WILLAMETTE,SSE2,SM
PAVGB		xmmreg,xmmrm		\366\2\x0F\xE0\110		WILLAMETTE,SSE2,SM
PAVGW		xmmreg,xmmrm		\366\2\x0F\xE3\110		WILLAMETTE,SSE2,SM
PCMPEQB		xmmreg,xmmrm		\366\2\x0F\x74\110		WILLAMETTE,SSE2,SM
PCMPEQW		xmmreg,xmmrm		\366\2\x0F\x75\110		WILLAMETTE,SSE2,SM
PCMPEQD		xmmreg,xmmrm		\366\2\x0F\x76\110		WILLAMET

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -