📄 serial.tan.rpt
字号:
; N/A ; 115.42 MHz ( period = 8.664 ns ) ; cnt_delay[16] ; cnt_delay[7] ; clk ; clk ; None ; None ; 7.955 ns ;
; N/A ; 115.42 MHz ( period = 8.664 ns ) ; cnt_delay[16] ; cnt_delay[4] ; clk ; clk ; None ; None ; 7.955 ns ;
; N/A ; 115.42 MHz ( period = 8.664 ns ) ; cnt_delay[16] ; cnt_delay[6] ; clk ; clk ; None ; None ; 7.955 ns ;
; N/A ; 115.42 MHz ( period = 8.664 ns ) ; cnt_delay[16] ; cnt_delay[5] ; clk ; clk ; None ; None ; 7.955 ns ;
; N/A ; 115.42 MHz ( period = 8.664 ns ) ; cnt_delay[16] ; cnt_delay[9] ; clk ; clk ; None ; None ; 7.955 ns ;
; N/A ; 115.42 MHz ( period = 8.664 ns ) ; cnt_delay[16] ; cnt_delay[0] ; clk ; clk ; None ; None ; 7.955 ns ;
; N/A ; 115.42 MHz ( period = 8.664 ns ) ; cnt_delay[16] ; cnt_delay[1] ; clk ; clk ; None ; None ; 7.955 ns ;
; N/A ; 115.42 MHz ( period = 8.664 ns ) ; cnt_delay[16] ; cnt_delay[2] ; clk ; clk ; None ; None ; 7.955 ns ;
; N/A ; 115.42 MHz ( period = 8.664 ns ) ; cnt_delay[16] ; cnt_delay[3] ; clk ; clk ; None ; None ; 7.955 ns ;
; N/A ; 115.54 MHz ( period = 8.655 ns ) ; cnt_delay[15] ; cnt_delay[8] ; clk ; clk ; None ; None ; 7.946 ns ;
; N/A ; 115.54 MHz ( period = 8.655 ns ) ; cnt_delay[15] ; cnt_delay[7] ; clk ; clk ; None ; None ; 7.946 ns ;
; N/A ; 115.54 MHz ( period = 8.655 ns ) ; cnt_delay[15] ; cnt_delay[4] ; clk ; clk ; None ; None ; 7.946 ns ;
; N/A ; 115.54 MHz ( period = 8.655 ns ) ; cnt_delay[15] ; cnt_delay[6] ; clk ; clk ; None ; None ; 7.946 ns ;
; N/A ; 115.54 MHz ( period = 8.655 ns ) ; cnt_delay[15] ; cnt_delay[5] ; clk ; clk ; None ; None ; 7.946 ns ;
; N/A ; 115.54 MHz ( period = 8.655 ns ) ; cnt_delay[15] ; cnt_delay[9] ; clk ; clk ; None ; None ; 7.946 ns ;
; N/A ; 115.54 MHz ( period = 8.655 ns ) ; cnt_delay[15] ; cnt_delay[0] ; clk ; clk ; None ; None ; 7.946 ns ;
; N/A ; 115.54 MHz ( period = 8.655 ns ) ; cnt_delay[15] ; cnt_delay[1] ; clk ; clk ; None ; None ; 7.946 ns ;
; N/A ; 115.54 MHz ( period = 8.655 ns ) ; cnt_delay[15] ; cnt_delay[2] ; clk ; clk ; None ; None ; 7.946 ns ;
; N/A ; 115.54 MHz ( period = 8.655 ns ) ; cnt_delay[15] ; cnt_delay[3] ; clk ; clk ; None ; None ; 7.946 ns ;
; N/A ; 115.81 MHz ( period = 8.635 ns ) ; cnt_delay[2] ; cnt_delay[19] ; clk ; clk ; None ; None ; 7.926 ns ;
; N/A ; 115.81 MHz ( period = 8.635 ns ) ; cnt_delay[2] ; cnt_delay[18] ; clk ; clk ; None ; None ; 7.926 ns ;
; N/A ; 115.81 MHz ( period = 8.635 ns ) ; cnt_delay[2] ; cnt_delay[10] ; clk ; clk ; None ; None ; 7.926 ns ;
; N/A ; 115.81 MHz ( period = 8.635 ns ) ; cnt_delay[2] ; cnt_delay[12] ; clk ; clk ; None ; None ; 7.926 ns ;
; N/A ; 115.81 MHz ( period = 8.635 ns ) ; cnt_delay[2] ; cnt_delay[11] ; clk ; clk ; None ; None ; 7.926 ns ;
; N/A ; 115.81 MHz ( period = 8.635 ns ) ; cnt_delay[2] ; cnt_delay[13] ; clk ; clk ; None ; None ; 7.926 ns ;
; N/A ; 115.81 MHz ( period = 8.635 ns ) ; cnt_delay[2] ; cnt_delay[17] ; clk ; clk ; None ; None ; 7.926 ns ;
; N/A ; 115.81 MHz ( period = 8.635 ns ) ; cnt_delay[2] ; cnt_delay[14] ; clk ; clk ; None ; None ; 7.926 ns ;
; N/A ; 115.81 MHz ( period = 8.635 ns ) ; cnt_delay[2] ; cnt_delay[16] ; clk ; clk ; None ; None ; 7.926 ns ;
; N/A ; 115.81 MHz ( period = 8.635 ns ) ; cnt_delay[2] ; cnt_delay[15] ; clk ; clk ; None ; None ; 7.926 ns ;
; N/A ; 116.04 MHz ( period = 8.618 ns ) ; state_tras[1] ; txd_buf[3] ; clk ; clk ; None ; None ; 7.909 ns ;
; N/A ; 116.20 MHz ( period = 8.606 ns ) ; cnt_delay[1] ; cnt_delay[19] ; clk ; clk ; None ; None ; 7.897 ns ;
; N/A ; 116.20 MHz ( period = 8.606 ns ) ; cnt_delay[1] ; cnt_delay[18] ; clk ; clk ; None ; None ; 7.897 ns ;
; N/A ; 116.20 MHz ( period = 8.606 ns ) ; cnt_delay[1] ; cnt_delay[10] ; clk ; clk ; None ; None ; 7.897 ns ;
; N/A ; 116.20 MHz ( period = 8.606 ns ) ; cnt_delay[1] ; cnt_delay[12] ; clk ; clk ; None ; None ; 7.897 ns ;
; N/A ; 116.20 MHz ( period = 8.606 ns ) ; cnt_delay[1] ; cnt_delay[11] ; clk ; clk ; None ; None ; 7.897 ns ;
; N/A ; 116.20 MHz ( period = 8.606 ns ) ; cnt_delay[1] ; cnt_delay[13] ; clk ; clk ; None ; None ; 7.897 ns ;
; N/A ; 116.20 MHz ( period = 8.606 ns ) ; cnt_delay[1] ; cnt_delay[17] ; clk ; clk ; None ; None ; 7.897 ns ;
; N/A ; 116.20 MHz ( period = 8.606 ns ) ; cnt_delay[1] ; cnt_delay[14] ; clk ; clk ; None ; None ; 7.897 ns ;
; N/A ; 116.20 MHz ( period = 8.606 ns ) ; cnt_delay[1] ; cnt_delay[16] ; clk ; clk ; None ; None ; 7.897 ns ;
; N/A ; 116.20 MHz ( period = 8.606 ns ) ; cnt_delay[1] ; cnt_delay[15] ; clk ; clk ; None ; None ; 7.897 ns ;
; N/A ; 117.26 MHz ( period = 8.528 ns ) ; div_reg[7] ; div_reg[9] ; clk ; clk ; None ; None ; 7.819 ns ;
; N/A ; 117.26 MHz ( period = 8.528 ns ) ; div_reg[7] ; div_reg[8] ; clk ; clk ; None ; None ; 7.819 ns ;
; N/A ; 117.26 MHz ( period = 8.528 ns ) ; div_reg[7] ; div_reg[10] ; clk ; clk ; None ; None ; 7.819 ns ;
; N/A ; 117.26 MHz ( period = 8.528 ns ) ; div_reg[7] ; div_reg[11] ; clk ; clk ; None ; None ; 7.819 ns ;
; N/A ; 117.26 MHz ( period = 8.528 ns ) ; div_reg[7] ; div_reg[12] ; clk ; clk ; None ; None ; 7.819 ns ;
; N/A ; 117.26 MHz ( period = 8.528 ns ) ; div_reg[7] ; div_reg[13] ; clk ; clk ; None ; None ; 7.819 ns ;
; N/A ; 117.26 MHz ( period = 8.528 ns ) ; div_reg[7] ; div_reg[14] ; clk ; clk ; None ; None ; 7.819 ns ;
; N/A ; 117.26 MHz ( period = 8.528 ns ) ; div_reg[7] ; div_reg[15] ; clk ; clk ; None ; None ; 7.819 ns ;
; N/A ; 117.72 MHz ( period = 8.495 ns ) ; cnt_delay[14] ; cnt_delay[0] ; clk ; clk ; None ; None ; 7.786 ns ;
; N/A ; 117.72 MHz ( period = 8.495 ns ) ; cnt_delay[14] ; cnt_delay[1] ; clk ; clk ; None ; None ; 7.786 ns ;
; N/A ; 117.72 MHz ( period = 8.495 ns ) ; cnt_delay[14] ; cnt_delay[2] ; clk ; clk ; None ; None ; 7.786 ns ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ; ; ; ; ; ; ; ;
+-----------------------------------------+-----------------------------------------------------+---------------+---------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Hold: 'clk' ;
+------------------------------------------+------------+------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Minimum Slack ; From ; To ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
+------------------------------------------+------------+------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Not operational: Clock Skew > Data Delay ; key_entry1 ; key_entry2 ; clk ; clk ; None ; None ; 1.652 ns ;
+------------------------------------------+------------+------------+------------+----------+----------------------------+----------------------------+--------------------------+
+---------------------------------------------------------------------------+
; tsu ;
+-------+--------------+------------+-----------+----------------+----------+
; Slack ; Required tsu ; Actual tsu ; From ; To ; To Clock ;
+-------+--------------+------------+-----------+----------------+----------+
; N/A ; None ; 4.744 ns ; rst ; cnt_delay[8] ; clk ;
; N/A ; None ; 4.744 ns ; rst ; cnt_delay[7] ; clk ;
; N/A ; None ; 4.744 ns ; rst ; cnt_delay[4] ; clk ;
; N/A ; None ; 4.744 ns ; rst ; cnt_delay[6] ; clk ;
; N/A ; None ; 4.744 ns ; rst ; cnt_delay[5] ; clk ;
; N/A ; None ; 4.744 ns ; rst ; cnt_delay[9] ; clk ;
; N/A ; None ; 4.744 ns ; rst ; cnt_delay[0] ; clk ;
; N/A ; None ; 4.744 ns ; rst ; cnt_delay[1] ; clk ;
; N/A ; None ; 4.744 ns ; rst ; cnt_delay[2] ; clk ;
; N/A ; None ; 4.744 ns ; rst ; cnt_delay[3] ; clk ;
; N/A ; None ; 4.372 ns ; rst ; div_reg[9] ; clk ;
; N/A ; None ; 4.372 ns ; rst ; div_reg[8] ; clk ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -