⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 top.hier_info

📁 FPGA直接读取SD卡扇区数据
💻 HIER_INFO
📖 第 1 页 / 共 5 页
字号:
dataOut[7] <= Selector0.DB_MAX_OUTPUT_PORT_TYPE
address[0] => Decoder0.IN7
address[0] => Equal0.IN0
address[0] => Equal1.IN0
address[1] => Decoder0.IN6
address[1] => Equal0.IN1
address[1] => Equal1.IN1
address[2] => Decoder0.IN5
address[2] => Equal0.IN2
address[2] => Equal1.IN2
address[3] => Decoder0.IN4
address[3] => Equal0.IN3
address[3] => Equal1.IN3
address[4] => Decoder0.IN3
address[4] => Equal0.IN4
address[4] => Equal1.IN4
address[5] => Decoder0.IN2
address[5] => Equal0.IN5
address[5] => Equal1.IN5
address[6] => Decoder0.IN1
address[6] => Equal0.IN6
address[6] => Equal1.IN6
address[7] => Decoder0.IN0
address[7] => Equal0.IN7
address[7] => Equal1.IN7
writeEn => always0~4.IN0
strobe_i => always0~5.IN1
spiSysClk => rstSyncToSpiClkFirst.CLK
spiSysClk => rstSyncToSpiClkOut~reg0.CLK
spiSysClk => spiTransCtrl_reg1.CLK
spiSysClk => spiTransCtrl_reg2.CLK
spiSysClk => spiTransCtrl_reg3.CLK
spiSysClk => spiTransCtrl~reg0.CLK
spiSysClk => spiTransType[1]~reg0.CLK
spiSysClk => spiTransType[0]~reg0.CLK
spiSysClk => spiDirectAccessTxData[7]~reg0.CLK
spiSysClk => spiDirectAccessTxData[6]~reg0.CLK
spiSysClk => spiDirectAccessTxData[5]~reg0.CLK
spiSysClk => spiDirectAccessTxData[4]~reg0.CLK
spiSysClk => spiDirectAccessTxData[3]~reg0.CLK
spiSysClk => spiDirectAccessTxData[2]~reg0.CLK
spiSysClk => spiDirectAccessTxData[1]~reg0.CLK
spiSysClk => spiDirectAccessTxData[0]~reg0.CLK
spiTransType[0] <= spiTransType[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiTransType[1] <= spiTransType[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiTransCtrl <= spiTransCtrl~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiTransStatus => spiTransStatusReg1~0.DATAA
spiDirectAccessTxData[0] <= spiDirectAccessTxData[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiDirectAccessTxData[1] <= spiDirectAccessTxData[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiDirectAccessTxData[2] <= spiDirectAccessTxData[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiDirectAccessTxData[3] <= spiDirectAccessTxData[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiDirectAccessTxData[4] <= spiDirectAccessTxData[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiDirectAccessTxData[5] <= spiDirectAccessTxData[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiDirectAccessTxData[6] <= spiDirectAccessTxData[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiDirectAccessTxData[7] <= spiDirectAccessTxData[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiDirectAccessRxData[0] => spiDirectAccessRxDataSTB[0].DATAIN
spiDirectAccessRxData[1] => spiDirectAccessRxDataSTB[1].DATAIN
spiDirectAccessRxData[2] => spiDirectAccessRxDataSTB[2].DATAIN
spiDirectAccessRxData[3] => spiDirectAccessRxDataSTB[3].DATAIN
spiDirectAccessRxData[4] => spiDirectAccessRxDataSTB[4].DATAIN
spiDirectAccessRxData[5] => spiDirectAccessRxDataSTB[5].DATAIN
spiDirectAccessRxData[6] => spiDirectAccessRxDataSTB[6].DATAIN
spiDirectAccessRxData[7] => spiDirectAccessRxDataSTB[7].DATAIN
ctrlStsRegSel => always0~4.IN1
rstSyncToBusClkOut <= rstShift[0].DB_MAX_OUTPUT_PORT_TYPE
rstSyncToSpiClkOut <= rstSyncToSpiClkOut~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDWriteError[0] => SDWriteErrorSTB[0].DATAIN
SDWriteError[1] => SDWriteErrorSTB[1].DATAIN
SDReadError[0] => SDReadErrorSTB[0].DATAIN
SDReadError[1] => SDReadErrorSTB[1].DATAIN
SDInitError[0] => SDInitErrorSTB[0].DATAIN
SDInitError[1] => SDInitErrorSTB[1].DATAIN
SDAddr[0] <= SDAddr[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[1] <= SDAddr[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[2] <= SDAddr[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[3] <= SDAddr[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[4] <= SDAddr[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[5] <= SDAddr[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[6] <= SDAddr[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[7] <= SDAddr[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[8] <= SDAddr[8]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[9] <= SDAddr[9]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[10] <= SDAddr[10]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[11] <= SDAddr[11]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[12] <= SDAddr[12]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[13] <= SDAddr[13]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[14] <= SDAddr[14]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[15] <= SDAddr[15]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[16] <= SDAddr[16]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[17] <= SDAddr[17]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[18] <= SDAddr[18]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[19] <= SDAddr[19]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[20] <= SDAddr[20]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[21] <= SDAddr[21]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[22] <= SDAddr[22]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[23] <= SDAddr[23]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[24] <= SDAddr[24]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[25] <= SDAddr[25]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[26] <= SDAddr[26]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[27] <= SDAddr[27]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[28] <= SDAddr[28]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[29] <= SDAddr[29]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[30] <= SDAddr[30]~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDAddr[31] <= SDAddr[31]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiClkDelay[0] <= spiClkDelay[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiClkDelay[1] <= spiClkDelay[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiClkDelay[2] <= spiClkDelay[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiClkDelay[3] <= spiClkDelay[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiClkDelay[4] <= spiClkDelay[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiClkDelay[5] <= spiClkDelay[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiClkDelay[6] <= spiClkDelay[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiClkDelay[7] <= spiClkDelay[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE


|top|spiMaster:u_spiMaster|spiCtrl:u_spiCtrl
clk => readWriteSDBlockReq[1]~reg0.CLK
clk => readWriteSDBlockReq[0]~reg0.CLK
clk => txDataWen~reg0.CLK
clk => SDInitReq~reg0.CLK
clk => rxDataRdyClr~reg0.CLK
clk => spiTransSts~reg0.CLK
clk => spiCS_n~reg0.CLK
clk => CurrState_spiCtrlSt~8.IN1
readWriteSDBlockRdy => NextState_spiCtrlSt~55.OUTPUTSELECT
readWriteSDBlockRdy => NextState_spiCtrlSt~54.OUTPUTSELECT
readWriteSDBlockRdy => NextState_spiCtrlSt~53.OUTPUTSELECT
readWriteSDBlockRdy => NextState_spiCtrlSt~52.OUTPUTSELECT
readWriteSDBlockRdy => NextState_spiCtrlSt~51.OUTPUTSELECT
readWriteSDBlockRdy => NextState_spiCtrlSt~50.OUTPUTSELECT
readWriteSDBlockRdy => NextState_spiCtrlSt~49.OUTPUTSELECT
readWriteSDBlockRdy => NextState_spiCtrlSt~48.OUTPUTSELECT
readWriteSDBlockReq[0] <= readWriteSDBlockReq[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
readWriteSDBlockReq[1] <= readWriteSDBlockReq[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
rst => spiCS_n~0.OUTPUTSELECT
rst => spiTransSts~0.OUTPUTSELECT
rst => rxDataRdyClr~0.OUTPUTSELECT
rst => SDInitReq~0.OUTPUTSELECT
rst => txDataWen~0.OUTPUTSELECT
rst => readWriteSDBlockReq~1.OUTPUTSELECT
rst => readWriteSDBlockReq~0.OUTPUTSELECT
rst => CurrState_spiCtrlSt~7.OUTPUTSELECT
rst => CurrState_spiCtrlSt~6.OUTPUTSELECT
rst => CurrState_spiCtrlSt~5.OUTPUTSELECT
rst => CurrState_spiCtrlSt~4.OUTPUTSELECT
rst => CurrState_spiCtrlSt~3.OUTPUTSELECT
rst => CurrState_spiCtrlSt~2.OUTPUTSELECT
rst => CurrState_spiCtrlSt~1.OUTPUTSELECT
rst => CurrState_spiCtrlSt~0.OUTPUTSELECT
rxDataRdy => next_spiCS_n~4.OUTPUTSELECT
rxDataRdy => next_rxDataRdyClr~0.OUTPUTSELECT
rxDataRdy => NextState_spiCtrlSt~39.OUTPUTSELECT
rxDataRdy => NextState_spiCtrlSt~38.OUTPUTSELECT
rxDataRdy => NextState_spiCtrlSt~37.OUTPUTSELECT
rxDataRdy => NextState_spiCtrlSt~36.OUTPUTSELECT
rxDataRdy => NextState_spiCtrlSt~35.OUTPUTSELECT
rxDataRdy => NextState_spiCtrlSt~34.OUTPUTSELECT
rxDataRdy => NextState_spiCtrlSt~33.OUTPUTSELECT
rxDataRdy => NextState_spiCtrlSt~32.OUTPUTSELECT
rxDataRdyClr <= rxDataRdyClr~reg0.DB_MAX_OUTPUT_PORT_TYPE
SDInitRdy => NextState_spiCtrlSt~47.OUTPUTSELECT
SDInitRdy => NextState_spiCtrlSt~46.OUTPUTSELECT
SDInitRdy => NextState_spiCtrlSt~45.OUTPUTSELECT
SDInitRdy => NextState_spiCtrlSt~44.OUTPUTSELECT
SDInitRdy => NextState_spiCtrlSt~43.OUTPUTSELECT
SDInitRdy => NextState_spiCtrlSt~42.OUTPUTSELECT
SDInitRdy => NextState_spiCtrlSt~41.OUTPUTSELECT
SDInitRdy => NextState_spiCtrlSt~40.OUTPUTSELECT
SDInitReq <= SDInitReq~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiCS_n <= spiCS_n~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiTransCtrl => always0~3.IN0
spiTransCtrl => always0~2.IN1
spiTransCtrl => always0~1.IN0
spiTransCtrl => always0~0.IN0
spiTransSts <= spiTransSts~reg0.DB_MAX_OUTPUT_PORT_TYPE
spiTransType[0] => Equal0.IN0
spiTransType[0] => Equal1.IN0
spiTransType[0] => Equal2.IN1
spiTransType[0] => Equal3.IN0
spiTransType[1] => Equal0.IN1
spiTransType[1] => Equal1.IN1
spiTransType[1] => Equal2.IN0
spiTransType[1] => Equal3.IN1
txDataWen <= txDataWen~reg0.DB_MAX_OUTPUT_PORT_TYPE


|top|spiMaster:u_spiMaster|initSD:u_initSD
checkSumByte[0] <= checkSumByte[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
checkSumByte[1] <= checkSumByte[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
checkSumByte[2] <= checkSumByte[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
checkSumByte[3] <= checkSumByte[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
checkSumByte[4] <= checkSumByte[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
checkSumByte[5] <= checkSumByte[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
checkSumByte[6] <= checkSumByte[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
checkSumByte[7] <= checkSumByte[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE
clk => spiClkDelayOut[7]~reg0.CLK
clk => spiClkDelayOut[6]~reg0.CLK
clk => spiClkDelayOut[5]~reg0.CLK
clk => spiClkDelayOut[4]~reg0.CLK
clk => spiClkDelayOut[3]~reg0.CLK
clk => spiClkDelayOut[2]~reg0.CLK
clk => spiClkDelayOut[1]~reg0.CLK
clk => spiClkDelayOut[0]~reg0.CLK
clk => SDInitRdy~reg0.CLK
clk => spiCS_n~reg0.CLK
clk => initError[1]~reg0.CLK
clk => initError[0]~reg0.CLK
clk => txDataOut[7]~reg0.CLK
clk => txDataOut[6]~reg0.CLK
clk => txDataOut[5]~reg0.CLK
clk => txDataOut[4]~reg0.CLK
clk => txDataOut[3]~reg0.CLK
clk => txDataOut[2]~reg0.CLK
clk => txDataOut[1]~reg0.CLK
clk => txDataOut[0]~reg0.CLK
clk => txDataWen~reg0.CLK
clk => cmdByte[7]~reg0.CLK
clk => cmdByte[6]~reg0.CLK
clk => cmdByte[5]~reg0.CLK
clk => cmdByte[4]~reg0.CLK
clk => cmdByte[3]~reg0.CLK
clk => cmdByte[2]~reg0.CLK
clk => cmdByte[1]~reg0.CLK
clk => cmdByte[0]~reg0.CLK
clk => dataByte1[7]~reg0.CLK
clk => dataByte1[6]~reg0.CLK
clk => dataByte1[5]~reg0.CLK
clk => dataByte1[4]~reg0.CLK
clk => dataByte1[3]~reg0.CLK
clk => dataByte1[2]~reg0.CLK
clk => dataByte1[1]~reg0.CLK
clk => dataByte1[0]~reg0.CLK
clk => dataByte2[7]~reg0.CLK
clk => dataByte2[6]~reg0.CLK
clk => dataByte2[5]~reg0.CLK
clk => dataByte2[4]~reg0.CLK
clk => dataByte2[3]~reg0.CLK
clk => dataByte2[2]~reg0.CLK
clk => dataByte2[1]~reg0.CLK
clk => dataByte2[0]~reg0.CLK
clk => dataByte3[7]~reg0.CLK
clk => dataByte3[6]~reg0.CLK
clk => dataByte3[5]~reg0.CLK
clk => dataByte3[4]~reg0.CLK
clk => dataByte3[3]~reg0.CLK
clk => dataByte3[2]~reg0.CLK
clk => dataByte3[1]~reg0.CLK
clk => dataByte3[0]~reg0.CLK
clk => dataByte4[7]~reg0.CLK
clk => dataByte4[6]~reg0.CLK
clk => dataByte4[5]~reg0.CLK
clk => dataByte4[4]~reg0.CLK
clk => dataByte4[3]~reg0.CLK
clk => dataByte4[2]~reg0.CLK
clk => dataByte4[1]~reg0.CLK
clk => dataByte4[0]~reg0.CLK
clk => checkSumByte[7]~reg0.CLK
clk => checkSumByte[6]~reg0.CLK
clk => checkSumByte[5]~reg0.CLK
clk => checkSumByte[4]~reg0.CLK
clk => checkSumByte[3]~reg0.CLK
clk => checkSumByte[2]~reg0.CLK
clk => checkSumByte[1]~reg0.CLK
clk => checkSumByte[0]~reg0.CLK
clk => sendCmdReq~reg0.CLK
clk => rxDataRdyClr~reg0.CLK
clk => loopCnt[7].CLK
clk => loopCnt[6].CLK
clk => loopCnt[5].CLK
clk => loopCnt[4].CLK
clk => loopCnt[3].CLK
clk => loopCnt[2].CLK
clk => loopCnt[1].CLK
clk => loopCnt[0].CLK
clk => delCnt1[9].CLK
clk => delCnt1[8].CLK
clk => delCnt1[7].CLK
clk => delCnt1[6].CLK
clk => delCnt1[5].CLK
clk => delCnt1[4].CLK
clk => delCnt1[3].CLK
clk => delCnt1[2].CLK
clk => delCnt1[1].CLK
clk => delCnt1[0].CLK
clk => delCnt2[7].CLK
clk => delCnt2[6].CLK
clk => delCnt2[5].CLK
clk => delCnt2[4].CLK
clk => delCnt2[3].CLK
clk => delCnt2[2].CLK
clk => delCnt2[1].CLK
clk => delCnt2[0].CLK
clk => CurrState_initSDSt~14.IN1
cmdByte[0] <= cmdByte[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
cmdByte[1] <= cmdByte[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
cmdByte[2] <= cmdByte[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
cmdByte[3] <= cmdByte[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
cmdByte[4] <= cmdByte[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
cmdByte[5] <= cmdByte[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
cmdByte[6] <= cmdByte[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
cmdByte[7] <= cmdByte[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte1[0] <= dataByte1[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte1[1] <= dataByte1[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte1[2] <= dataByte1[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte1[3] <= dataByte1[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte1[4] <= dataByte1[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte1[5] <= dataByte1[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte1[6] <= dataByte1[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte1[7] <= dataByte1[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte2[0] <= dataByte2[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte2[1] <= dataByte2[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte2[2] <= dataByte2[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte2[3] <= dataByte2[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte2[4] <= dataByte2[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte2[5] <= dataByte2[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte2[6] <= dataByte2[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte2[7] <= dataByte2[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte3[0] <= dataByte3[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte3[1] <= dataByte3[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte3[2] <= dataByte3[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte3[3] <= dataByte3[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte3[4] <= dataByte3[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte3[5] <= dataByte3[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte3[6] <= dataByte3[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte3[7] <= dataByte3[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte4[0] <= dataByte4[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte4[1] <= dataByte4[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte4[2] <= dataByte4[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
dataByte4[3] <= dataByte4[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -