📄 denano.fit.rpt
字号:
; Physical Synthesis Effort Level ; Normal ; Normal ;
; Logic Cell Insertion - Logic Duplication ; Auto ; Auto ;
; Auto Register Duplication ; Auto ; Auto ;
; Auto Global Clock ; On ; On ;
; Auto Global Register Control Signals ; On ; On ;
; Stop After Congestion Map Generation ; Off ; Off ;
; Save Intermediate Fitting Results ; Off ; Off ;
; Use smart compilation ; Off ; Off ;
+--------------------------------------------------------------------+--------------------------------+--------------------------------+
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in //file2/R1/DEN/cd/V1.0/DEN_demonstrations/DEN_Default/DEnano.pin.
+-------------------------------------------------------------------+
; Fitter Resource Usage Summary ;
+---------------------------------------------+---------------------+
; Resource ; Usage ;
+---------------------------------------------+---------------------+
; Total logic elements ; 84 / 2,210 ( 4 % ) ;
; -- Combinational with no register ; 11 ;
; -- Register only ; 19 ;
; -- Combinational with a register ; 54 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 11 ;
; -- 3 input functions ; 24 ;
; -- 2 input functions ; 26 ;
; -- 1 input functions ; 11 ;
; -- 0 input functions ; 12 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 63 ;
; -- arithmetic mode ; 21 ;
; -- qfbk mode ; 11 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 23 ;
; -- asynchronous clear/load mode ; 49 ;
; ; ;
; Total registers ; 73 / 2,210 ( 3 % ) ;
; Total LABs ; 14 / 221 ( 6 % ) ;
; Logic elements in carry chains ; 22 ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 12 / 272 ( 4 % ) ;
; -- Clock pins ; 1 ;
; Global signals ; 4 ;
; UFM blocks ; 0 / 1 ( 0 % ) ;
; Global clocks ; 4 / 4 ( 100 % ) ;
; Average interconnect usage ; 1% ;
; Peak interconnect usage ; 1% ;
; Maximum fan-out node ; Count:m2|Cont[22] ;
; Maximum fan-out ; 50 ;
; Highest non-global fan-out signal ; Knight_Rider:m1|DIR ;
; Highest non-global fan-out ; 10 ;
; Total fan-out ; 334 ;
; Average fan-out ; 3.48 ;
+---------------------------------------------+---------------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Location assigned by ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; CLOCK_50 ; J6 ; 1 ; 0 ; 8 ; 0 ; 23 ; 0 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; User ;
; KEY[0] ; U15 ; 4 ; 18 ; 0 ; 1 ; 1 ; 0 ; no ; no ; no ; Off ; 3.3-V LVTTL ; User ;
; KEY[1] ; V15 ; 4 ; 19 ; 0 ; 3 ; 9 ; 0 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; User ;
; KEY[2] ; U14 ; 4 ; 16 ; 0 ; 0 ; 40 ; 0 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; User ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Fast Output Connection ; Location assigned by ; Load ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; LED[0] ; U13 ; 4 ; 15 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ;
; LED[1] ; V13 ; 4 ; 15 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ;
; LED[2] ; U12 ; 4 ; 12 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ;
; LED[3] ; V12 ; 4 ; 14 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ;
; LED[4] ; V5 ; 4 ; 5 ; 3 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ;
; LED[5] ; U5 ; 4 ; 4 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ;
; LED[6] ; V4 ; 4 ; 3 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ;
; LED[7] ; U4 ; 4 ; 3 ; 3 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
+------------------------------------------------------------+
; I/O Bank Usage ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1 ; 1 / 68 ( 1 % ) ; 3.3V ; -- ;
; 2 ; 0 / 66 ( 0 % ) ; 3.3V ; -- ;
; 3 ; 0 / 72 ( 0 % ) ; 3.3V ; -- ;
; 4 ; 11 / 66 ( 17 % ) ; 3.3V ; -- ;
+----------+------------------+---------------+--------------+
+----------------------------------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -