📄 cycloneiii_3c25_start_niosii_standard.pin
字号:
RESERVED_INPUT_WITH_WEAK_PULLUP : L14 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : L15 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : L16 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : L17 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : L18 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : M1 : : : : 2 :
RESERVED_INPUT_WITH_WEAK_PULLUP : M2 : : : : 2 :
RESERVED_INPUT_WITH_WEAK_PULLUP : M3 : : : : 2 :
VCCIO2 : M4 : power : : 2.5V : 2 :
RESERVED_INPUT_WITH_WEAK_PULLUP : M5 : : : : 2 :
RESERVED_INPUT_WITH_WEAK_PULLUP : M6 : : : : 3 :
VCCINT : M7 : power : : 1.2V : :
VCCINT : M8 : power : : 1.2V : :
VCCINT : M9 : power : : 1.2V : :
GND : M10 : gnd : : : :
VCCINT : M11 : power : : 1.2V : :
VCCINT : M12 : power : : 1.2V : :
RESERVED_INPUT_WITH_WEAK_PULLUP : M13 : : : : 4 :
RESERVED_INPUT_WITH_WEAK_PULLUP : M14 : : : : 5 :
VCCIO5 : M15 : power : : 2.5V : 5 :
GND : M16 : gnd : : : :
RESERVED_INPUT_WITH_WEAK_PULLUP : M17 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : M18 : : : : 5 :
GND+ : N1 : : : : 2 :
reset_n : N2 : input : 2.5 V : : 2 : Y
GND : N3 : gnd : : : :
VCCIO2 : N4 : power : : 2.5V : 2 :
VCCA1 : N5 : power : : 2.5V : :
RESERVED_INPUT_WITH_WEAK_PULLUP : N6 : : : : 3 :
RESERVED_INPUT_WITH_WEAK_PULLUP : N7 : : : : 3 :
RESERVED_INPUT_WITH_WEAK_PULLUP : N8 : : : : 3 :
led[3] : N9 : output : 2.5 V : : 3 : Y
RESERVED_INPUT_WITH_WEAK_PULLUP : N10 : : : : 4 :
RESERVED_INPUT_WITH_WEAK_PULLUP : N11 : : : : 4 :
led[2] : N12 : output : 2.5 V : : 4 : Y
RESERVED_INPUT_WITH_WEAK_PULLUP : N13 : : : : 4 :
VCCA4 : N14 : power : : 2.5V : :
RESERVED_INPUT_WITH_WEAK_PULLUP : N15 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : N16 : : : : 5 :
GND+ : N17 : : : : 5 :
GND+ : N18 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : P1 : : : : 2 :
RESERVED_INPUT_WITH_WEAK_PULLUP : P2 : : : : 2 :
GND : P3 : gnd : : : :
VCCD_PLL1 : P4 : power : : 1.2V : :
GNDA : P5 : gnd : : : :
mem_addr[6] : P6 : output : SSTL-2 Class I : : 3 : Y
mem_addr[5] : P7 : output : SSTL-2 Class I : : 3 : Y
mem_addr[4] : P8 : output : SSTL-2 Class I : : 3 : Y
mem_dq[4] : P9 : bidir : SSTL-2 Class I : : 3 : Y
mem_dq[14] : P10 : bidir : SSTL-2 Class I : : 4 : Y
RESERVED_INPUT_WITH_WEAK_PULLUP : P11 : : : : 4 :
RESERVED_INPUT_WITH_WEAK_PULLUP : P12 : : : : 4 :
RESERVED_INPUT_WITH_WEAK_PULLUP : P13 : : : : 4 :
GNDA : P14 : gnd : : : :
VCCD_PLL4 : P15 : power : : 1.2V : :
GND : P16 : gnd : : : :
RESERVED_INPUT_WITH_WEAK_PULLUP : P17 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : P18 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : R1 : : : : 2 :
RESERVED_INPUT_WITH_WEAK_PULLUP : R2 : : : : 2 :
RESERVED_INPUT_WITH_WEAK_PULLUP : R3 : : : : 2 :
RESERVED_INPUT_WITH_WEAK_PULLUP : R4 : : : : 2 :
RESERVED_INPUT_WITH_WEAK_PULLUP : R5 : : : : 2 :
VCCIO3 : R6 : power : : 2.5V : 3 :
VCCIO3 : R7 : power : : 2.5V : 3 :
mem_dq[2] : R8 : bidir : SSTL-2 Class I : : 3 : Y
VCCIO3 : R9 : power : : 2.5V : 3 :
VCCIO4 : R10 : power : : 2.5V : 4 :
mem_dq[13] : R11 : bidir : SSTL-2 Class I : : 4 : Y
VCCIO4 : R12 : power : : 2.5V : 4 :
mem_cke : R13 : output : 2.5 V : : 4 : Y
VCCIO4 : R14 : power : : 2.5V : 4 :
VCCIO5 : R15 : power : : 2.5V : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : R16 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : R17 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : R18 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : T1 : : : : 2 :
RESERVED_INPUT_WITH_WEAK_PULLUP : T2 : : : : 2 :
RESERVED_INPUT_WITH_WEAK_PULLUP : T3 : : : : 2 :
mem_cas_n : T4 : output : SSTL-2 Class I : : 3 : Y
GND : T5 : gnd : : : :
VREFB3N0 : T6 : : : 1.25V : 3 :
GND : T7 : gnd : : : :
mem_dqs[1] : T8 : bidir : SSTL-2 Class I : : 3 : Y
GND : T9 : gnd : : : :
GND : T10 : gnd : : : :
VREFB4N0 : T11 : : : 1.25V : 4 :
GND : T12 : gnd : : : :
mem_addr[8] : T13 : output : SSTL-2 Class I : : 4 : Y
mem_addr[7] : T14 : output : SSTL-2 Class I : : 4 : Y
GND : T15 : gnd : : : :
RESERVED_INPUT_WITH_WEAK_PULLUP : T16 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : T17 : : : : 5 :
RESERVED_INPUT_WITH_WEAK_PULLUP : T18 : : : : 5 :
mem_addr[0] : U1 : output : SSTL-2 Class I : : 3 : Y
mem_clk : U2 : bidir : 2.5 V : : 3 : Y
mem_dqs[0] : U3 : bidir : SSTL-2 Class I : : 3 : Y
mem_dq[0] : U4 : bidir : SSTL-2 Class I : : 3 : Y
mem_addr[1] : U5 : output : SSTL-2 Class I : : 3 : Y
mem_dq[5] : U6 : bidir : SSTL-2 Class I : : 3 : Y
mem_addr[2] : U7 : output : SSTL-2 Class I : : 3 : Y
mem_addr[3] : U8 : output : SSTL-2 Class I : : 3 : Y
GND+ : U9 : : : : 3 :
GND+ : U10 : : : : 4 :
mem_dq[10] : U11 : bidir : SSTL-2 Class I : : 4 : Y
mem_dq[9] : U12 : bidir : SSTL-2 Class I : : 4 : Y
mem_dq[8] : U13 : bidir : SSTL-2 Class I : : 4 : Y
mem_dq[12] : U14 : bidir : SSTL-2 Class I : : 4 : Y
mem_we_n : U15 : output : SSTL-2 Class I : : 4 : Y
mem_addr[12] : U16 : output : SSTL-2 Class I : : 4 : Y
mem_addr[10] : U17 : output : SSTL-2 Class I : : 4 : Y
RESERVED_INPUT_WITH_WEAK_PULLUP : U18 : : : : 4 :
mem_cs_n : V1 : output : 2.5 V : : 3 : Y
mem_clk_n : V2 : bidir : 2.5 V : : 3 : Y
mem_dm[0] : V3 : output : SSTL-2 Class I : : 3 : Y
mem_dq[1] : V4 : bidir : SSTL-2 Class I : : 3 : Y
mem_dq[3] : V5 : bidir : SSTL-2 Class I : : 3 : Y
mem_dq[6] : V6 : bidir : SSTL-2 Class I : : 3 : Y
mem_dq[7] : V7 : bidir : SSTL-2 Class I : : 3 : Y
mem_dm[1] : V8 : output : SSTL-2 Class I : : 3 : Y
osc_clk : V9 : input : 2.5 V : : 3 : Y
GND+ : V10 : : : : 4 :
mem_ba[0] : V11 : output : SSTL-2 Class I : : 4 : Y
mem_ba[1] : V12 : output : SSTL-2 Class I : : 4 : Y
mem_addr[9] : V13 : output : SSTL-2 Class I : : 4 : Y
mem_dq[15] : V14 : bidir : SSTL-2 Class I : : 4 : Y
mem_dq[11] : V15 : bidir : SSTL-2 Class I : : 4 : Y
mem_ras_n : V16 : output : SSTL-2 Class I : : 4 : Y
mem_addr[11] : V17 : output : SSTL-2 Class I : : 4 : Y
RESERVED_INPUT_WITH_WEAK_PULLUP : V18 : : : : 4 :
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -