📄 fivecall.sim.rpt
字号:
; |FIVECALL|DFRE2:inst2|Add0~348 ; |FIVECALL|DFRE2:inst2|Add0~348 ; combout ;
; |FIVECALL|DFRE2:inst2|Add0~348 ; |FIVECALL|DFRE2:inst2|Add0~349 ; cout ;
; |FIVECALL|DFRE2:inst2|Add0~350 ; |FIVECALL|DFRE2:inst2|Add0~350 ; combout ;
; |FIVECALL|DFRE2:inst2|Add0~350 ; |FIVECALL|DFRE2:inst2|Add0~351 ; cout ;
; |FIVECALL|DFRE2:inst2|Add0~352 ; |FIVECALL|DFRE2:inst2|Add0~352 ; combout ;
; |FIVECALL|DFRE2:inst2|Add0~352 ; |FIVECALL|DFRE2:inst2|Add0~353 ; cout ;
; |FIVECALL|DFRE2:inst2|Add0~354 ; |FIVECALL|DFRE2:inst2|Add0~354 ; combout ;
; |FIVECALL|DFRE2:inst2|Add0~354 ; |FIVECALL|DFRE2:inst2|Add0~355 ; cout ;
; |FIVECALL|DFRE2:inst2|Add0~356 ; |FIVECALL|DFRE2:inst2|Add0~356 ; combout ;
; |FIVECALL|DFRE2:inst2|Add0~356 ; |FIVECALL|DFRE2:inst2|Add0~357 ; cout ;
; |FIVECALL|DFRE2:inst2|Add0~358 ; |FIVECALL|DFRE2:inst2|Add0~358 ; combout ;
; |FIVECALL|DFRE2:inst2|Add0~358 ; |FIVECALL|DFRE2:inst2|Add0~359 ; cout ;
; |FIVECALL|DFRE2:inst2|Add0~360 ; |FIVECALL|DFRE2:inst2|Add0~360 ; combout ;
; |FIVECALL|DFRE2:inst2|Add0~360 ; |FIVECALL|DFRE2:inst2|Add0~361 ; cout ;
; |FIVECALL|DFRE2:inst2|Add0~362 ; |FIVECALL|DFRE2:inst2|Add0~362 ; combout ;
; |FIVECALL|COUNTER:inst|oIS[0] ; |FIVECALL|COUNTER:inst|oIS[0] ; regout ;
; |FIVECALL|COUNTER:inst|oIS[4] ; |FIVECALL|COUNTER:inst|oIS[4] ; regout ;
; |FIVECALL|COUNTER:inst|oIS[1] ; |FIVECALL|COUNTER:inst|oIS[1] ; regout ;
; |FIVECALL|COUNTER:inst|oIS[2] ; |FIVECALL|COUNTER:inst|oIS[2] ; regout ;
; |FIVECALL|COUNTER:inst|oIS[3] ; |FIVECALL|COUNTER:inst|oIS[3] ; regout ;
; |FIVECALL|FTIMER:inst8|Mux0~73 ; |FIVECALL|FTIMER:inst8|Mux0~73 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux0~74 ; |FIVECALL|FTIMER:inst8|Mux0~74 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux6~507 ; |FIVECALL|FTIMER:inst8|Mux6~507 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux6~508 ; |FIVECALL|FTIMER:inst8|Mux6~508 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux4~29 ; |FIVECALL|FTIMER:inst8|Mux4~29 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux6~509 ; |FIVECALL|FTIMER:inst8|Mux6~509 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux6~510 ; |FIVECALL|FTIMER:inst8|Mux6~510 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux6~511 ; |FIVECALL|FTIMER:inst8|Mux6~511 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux6~512 ; |FIVECALL|FTIMER:inst8|Mux6~512 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux6~513 ; |FIVECALL|FTIMER:inst8|Mux6~513 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux1~23 ; |FIVECALL|FTIMER:inst8|Mux1~23 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux1~24 ; |FIVECALL|FTIMER:inst8|Mux1~24 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux2~25 ; |FIVECALL|FTIMER:inst8|Mux2~25 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux2~26 ; |FIVECALL|FTIMER:inst8|Mux2~26 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux3~21 ; |FIVECALL|FTIMER:inst8|Mux3~21 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux3~22 ; |FIVECALL|FTIMER:inst8|Mux3~22 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux4~30 ; |FIVECALL|FTIMER:inst8|Mux4~30 ; combout ;
; |FIVECALL|FTIMER:inst8|Mux5~22 ; |FIVECALL|FTIMER:inst8|Mux5~22 ; combout ;
; |FIVECALL|DFRE:inst6|oNUM[0] ; |FIVECALL|DFRE:inst6|oNUM[0] ; regout ;
; |FIVECALL|DFRE:inst6|oNUM[1] ; |FIVECALL|DFRE:inst6|oNUM[1] ; regout ;
; |FIVECALL|DFRE:inst6|oNUM[2] ; |FIVECALL|DFRE:inst6|oNUM[2] ; regout ;
; |FIVECALL|COUNTER:inst|Mux4~79 ; |FIVECALL|COUNTER:inst|Mux4~79 ; combout ;
; |FIVECALL|DFRE2:inst2|OC ; |FIVECALL|DFRE2:inst2|OC ; regout ;
; |FIVECALL|COUNTER:inst|Mux4~80 ; |FIVECALL|COUNTER:inst|Mux4~80 ; combout ;
; |FIVECALL|COUNTER:inst|Mux4~81 ; |FIVECALL|COUNTER:inst|Mux4~81 ; combout ;
; |FIVECALL|COUNTER:inst|Mux4~82 ; |FIVECALL|COUNTER:inst|Mux4~82 ; combout ;
; |FIVECALL|COUNTER:inst|Mux4~83 ; |FIVECALL|COUNTER:inst|Mux4~83 ; combout ;
; |FIVECALL|DFRE:inst6|V_oNUM[0] ; |FIVECALL|DFRE:inst6|V_oNUM[0] ; regout ;
; |FIVECALL|DFRE:inst6|Equal0~264 ; |FIVECALL|DFRE:inst6|Equal0~264 ; combout ;
; |FIVECALL|DFRE:inst6|Equal0~265 ; |FIVECALL|DFRE:inst6|Equal0~265 ; combout ;
; |FIVECALL|DFRE:inst6|Equal0~266 ; |FIVECALL|DFRE:inst6|Equal0~266 ; combout ;
; |FIVECALL|DFRE:inst6|Equal0~267 ; |FIVECALL|DFRE:inst6|Equal0~267 ; combout ;
; |FIVECALL|DFRE:inst6|Equal0~268 ; |FIVECALL|DFRE:inst6|Equal0~268 ; combout ;
; |FIVECALL|DFRE:inst6|Equal0~269 ; |FIVECALL|DFRE:inst6|Equal0~269 ; combout ;
; |FIVECALL|DFRE:inst6|oNUM[2]~116 ; |FIVECALL|DFRE:inst6|oNUM[2]~116 ; combout ;
; |FIVECALL|DFRE:inst6|V_oNUM[1] ; |FIVECALL|DFRE:inst6|V_oNUM[1] ; regout ;
; |FIVECALL|DFRE:inst6|V_oNUM[2] ; |FIVECALL|DFRE:inst6|V_oNUM[2] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[6] ; |FIVECALL|DFRE2:inst2|fre[6] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[7] ; |FIVECALL|DFRE2:inst2|fre[7] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[11] ; |FIVECALL|DFRE2:inst2|fre[11] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[8] ; |FIVECALL|DFRE2:inst2|fre[8] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[9] ; |FIVECALL|DFRE2:inst2|fre[9] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[10] ; |FIVECALL|DFRE2:inst2|fre[10] ; regout ;
; |FIVECALL|DFRE2:inst2|Equal0~271 ; |FIVECALL|DFRE2:inst2|Equal0~271 ; combout ;
; |FIVECALL|DFRE2:inst2|fre[12] ; |FIVECALL|DFRE2:inst2|fre[12] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[13] ; |FIVECALL|DFRE2:inst2|fre[13] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[14] ; |FIVECALL|DFRE2:inst2|fre[14] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[15] ; |FIVECALL|DFRE2:inst2|fre[15] ; regout ;
; |FIVECALL|DFRE2:inst2|Equal0~272 ; |FIVECALL|DFRE2:inst2|Equal0~272 ; combout ;
; |FIVECALL|DFRE2:inst2|Equal0~273 ; |FIVECALL|DFRE2:inst2|Equal0~273 ; combout ;
; |FIVECALL|DFRE2:inst2|fre[16] ; |FIVECALL|DFRE2:inst2|fre[16] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[18] ; |FIVECALL|DFRE2:inst2|fre[18] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[19] ; |FIVECALL|DFRE2:inst2|fre[19] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[17] ; |FIVECALL|DFRE2:inst2|fre[17] ; regout ;
; |FIVECALL|DFRE2:inst2|Equal0~274 ; |FIVECALL|DFRE2:inst2|Equal0~274 ; combout ;
; |FIVECALL|DFRE2:inst2|fre[20] ; |FIVECALL|DFRE2:inst2|fre[20] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[21] ; |FIVECALL|DFRE2:inst2|fre[21] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[22] ; |FIVECALL|DFRE2:inst2|fre[22] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[23] ; |FIVECALL|DFRE2:inst2|fre[23] ; regout ;
; |FIVECALL|DFRE2:inst2|Equal0~275 ; |FIVECALL|DFRE2:inst2|Equal0~275 ; combout ;
; |FIVECALL|DFRE2:inst2|fre[24] ; |FIVECALL|DFRE2:inst2|fre[24] ; regout ;
; |FIVECALL|DFRE2:inst2|fre[25] ; |FIVECALL|DFRE2:inst2|fre[25] ; regout ;
; |FIVECALL|DFRE2:inst2|Equal0~276 ; |FIVECALL|DFRE2:inst2|Equal0~276 ; combout ;
; |FIVECALL|DFRE2:inst2|OC~5 ; |FIVECALL|DFRE2:inst2|OC~5 ; combout ;
; |FIVECALL|DFRE:inst6|V_oNUM~208 ; |FIVECALL|DFRE:inst6|V_oNUM~208 ; combout ;
; |FIVECALL|DFRE:inst6|V_oNUM[0]~209 ; |FIVECALL|DFRE:inst6|V_oNUM[0]~209 ; combout ;
; |FIVECALL|DFRE:inst6|V_oNUM~210 ; |FIVECALL|DFRE:inst6|V_oNUM~210 ; combout ;
; |FIVECALL|DFRE:inst6|V_oNUM~211 ; |FIVECALL|DFRE:inst6|V_oNUM~211 ; combout ;
; |FIVECALL|DFRE2:inst2|fre~236 ; |FIVECALL|DFRE2:inst2|fre~236 ; combout ;
; |FIVECALL|DFRE2:inst2|fre~238 ; |FIVECALL|DFRE2:inst2|fre~238 ; combout ;
; |FIVECALL|DFRE2:inst2|fre~239 ; |FIVECALL|DFRE2:inst2|fre~239 ; combout ;
; |FIVECALL|DFRE2:inst2|fre~240 ; |FIVECALL|DFRE2:inst2|fre~240 ; combout ;
; |FIVECALL|DFRE2:inst2|fre~241 ; |FIVECALL|DFRE2:inst2|fre~241 ; combout ;
; |FIVECALL|DFRE2:inst2|fre~242 ; |FIVECALL|DFRE2:inst2|fre~242 ; combout ;
; |FIVECALL|DFRE2:inst2|fre~243 ; |FIVECALL|DFRE2:inst2|fre~243 ; combout ;
; |FIVECALL|DFRE2:inst2|fre~244 ; |FIVECALL|DFRE2:inst2|fre~244 ; combout ;
; |FIVECALL|DFRE2:inst2|fre~245 ; |FIVECALL|DFRE2:inst2|fre~245 ; combout ;
; |FIVECALL|DFRE2:inst2|fre~246 ; |FIVECALL|DFRE2:inst2|fre~246 ; combout ;
; |FIVECALL|DFRE2:inst2|fre~247 ; |FIVECALL|DFRE2:inst2|fre~247 ; combout ;
; |FIVECALL|DFRE2:inst2|fre~248 ; |FIVECALL|DFRE2:inst2|fre~248 ; combout ;
; |FIVECALL|oLED[6] ; |FIVECALL|oLED[6] ; padio ;
; |FIVECALL|oLED[5] ; |FIVECALL|oLED[5] ; padio ;
; |FIVECALL|oLED[4] ; |FIVECALL|oLED[4] ; padio ;
; |FIVECALL|oLED[3] ; |FIVECALL|oLED[3] ; padio ;
; |FIVECALL|oLED[2] ; |FIVECALL|oLED[2] ; padio ;
; |FIVECALL|oLED[1] ; |FIVECALL|oLED[1] ; padio ;
; |FIVECALL|oLED[0] ; |FIVECALL|oLED[0] ; padio ;
; |FIVECALL|iKEY[2] ; |FIVECALL|iKEY[2]~corein ; combout ;
; |FIVECALL|iKEY[0] ; |FIVECALL|iKEY[0]~corein ; combout ;
; |FIVECALL|iKEY[1] ; |FIVECALL|iKEY[1]~corein ; combout ;
; |FIVECALL|iKEY[4] ; |FIVECALL|iKEY[4]~corein ; combout ;
; |FIVECALL|iKEY[3] ; |FIVECALL|iKEY[3]~corein ; combout ;
; |FIVECALL|iRES ; |FIVECALL|iRES~corein ; combout ;
; |FIVECALL|FTIMER:inst8|Mux6~513clkctrl ; |FIVECALL|FTIMER:inst8|Mux6~513clkctrl ; outclk ;
; |FIVECALL|DFRE:inst6|oNUM[0]~feeder ; |FIVECALL|DFRE:inst6|oNUM[0]~feeder ; combout ;
; |FIVECALL|DFRE:inst6|oNUM[1]~feeder ; |FIVECALL|DFRE:inst6|oNUM[1]~feeder ; combout ;
; |FIVECALL|DFRE:inst6|oNUM[2]~feeder ; |FIVECALL|DFRE:inst6|oNUM[2]~feeder ; combout ;
+----------------------------------------+----------------------------------------+------------------+
+---------------------+
; Simulator INI Usage ;
+--------+------------+
; Option ; Usage ;
+--------+------------+
+--------------------+
; Simulator Messages ;
+--------------------+
Info: *******************************************************************
Info: Running Quartus II Simulator
Info: Version 7.2 Build 175 11/20/2007 Service Pack 1 SJ Full Version
Info: Processing started: Tue Dec 02 10:57:38 2008
Info: Command: quartus_sim --read_settings_files=on --write_settings_files=off FIVECALL -c FIVECALL
Info: Using vector source file "D:/fivecall/FIVECALL.vwf"
Info: Option to preserve fewer signal transitions to reduce memory requirements is enabled
Info: Simulation has been partitioned into sub-simulations according to the maximum transition count determined by the engine. Transitions from memory will be flushed out to disk at the end of each sub-simulation to reduce memory requirements.
Info: Simulation partitioned into 1 sub-simulations
Info: Simulation coverage is 20.16 %
Info: Number of transitions in simulation is 2523
Info: Quartus II Simulator was successful. 0 errors, 0 warnings
Info: Allocated 105 megabytes of memory during processing
Info: Processing ended: Tue Dec 02 10:57:39 2008
Info: Elapsed time: 00:00:01
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -