⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 davincihd.tan.rpt

📁 DaVinci HD CPLD Firmware Resources 这是TI原装开发板DM6467原理图的 CPLD的VHDL代码
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 77.758 ns                               ; 179.37 MHz ( period = 5.575 ns )                    ; STATE.s1                  ; REG_ADDR[0]               ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.866 ns                ;
; 77.777 ns                               ; 179.99 MHz ( period = 5.556 ns )                    ; davincihdcir:U1|clkdiv[1] ; davincihdcir:U1|clkdiv[4] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.847 ns                ;
; 77.807 ns                               ; 180.96 MHz ( period = 5.526 ns )                    ; davincihdcir:U1|clkdiv[6] ; davincihdcir:U1|clkdiv[7] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.817 ns                ;
; 77.822 ns                               ; 181.46 MHz ( period = 5.511 ns )                    ; davincihdcir:U1|clkdiv[3] ; davincihdcir:U1|clkdiv[4] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.802 ns                ;
; 77.860 ns                               ; 182.72 MHz ( period = 5.473 ns )                    ; davincihdcir:U1|clkdiv[2] ; davincihdcir:U1|clkdiv[4] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.764 ns                ;
; 77.888 ns                               ; 183.65 MHz ( period = 5.445 ns )                    ; DATA_READ                 ; Reg1[3]                   ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.736 ns                ;
; 77.888 ns                               ; 183.65 MHz ( period = 5.445 ns )                    ; DATA_READ                 ; Reg1[7]                   ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.736 ns                ;
; 77.888 ns                               ; 183.65 MHz ( period = 5.445 ns )                    ; DATA_READ                 ; Reg1[5]                   ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.736 ns                ;
; 77.888 ns                               ; 183.65 MHz ( period = 5.445 ns )                    ; DATA_READ                 ; Reg1[0]                   ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.736 ns                ;
; 77.912 ns                               ; 184.47 MHz ( period = 5.421 ns )                    ; davincihdcir:U1|clkdiv[4] ; davincihdcir:U1|clkdiv[6] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.712 ns                ;
; 78.039 ns                               ; 188.89 MHz ( period = 5.294 ns )                    ; DATA_READ                 ; Reg0[4]                   ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.585 ns                ;
; 78.039 ns                               ; 188.89 MHz ( period = 5.294 ns )                    ; DATA_READ                 ; Reg0[5]                   ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.585 ns                ;
; 78.039 ns                               ; 188.89 MHz ( period = 5.294 ns )                    ; DATA_READ                 ; Reg0[2]                   ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.585 ns                ;
; 78.039 ns                               ; 188.89 MHz ( period = 5.294 ns )                    ; DATA_READ                 ; Reg0[6]                   ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.585 ns                ;
; 78.039 ns                               ; 188.89 MHz ( period = 5.294 ns )                    ; DATA_READ                 ; Reg0[0]                   ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.585 ns                ;
; 78.048 ns                               ; 189.21 MHz ( period = 5.285 ns )                    ; davincihdcir:U1|clkdiv[6] ; davincihdcir:U1|clkdiv[5] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.576 ns                ;
; 78.049 ns                               ; 189.25 MHz ( period = 5.284 ns )                    ; davincihdcir:U1|clkdiv[6] ; davincihdcir:U1|clken     ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.575 ns                ;
; 78.050 ns                               ; 189.29 MHz ( period = 5.283 ns )                    ; davincihdcir:U1|clkdiv[6] ; davincihdcir:U1|clkdiv[0] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.574 ns                ;
; 78.057 ns                               ; 189.54 MHz ( period = 5.276 ns )                    ; davincihdcir:U1|clkdiv[6] ; davincihdcir:U1|clkdiv[3] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.567 ns                ;
; 78.102 ns                               ; 191.17 MHz ( period = 5.231 ns )                    ; davincihdcir:U1|clkdiv[5] ; davincihdcir:U1|clkdiv[6] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.522 ns                ;
; 78.117 ns                               ; 191.72 MHz ( period = 5.216 ns )                    ; davincihdcir:U1|clkdiv[0] ; davincihdcir:U1|clkdiv[2] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.507 ns                ;
; 78.148 ns                               ; 192.86 MHz ( period = 5.185 ns )                    ; davincihdcir:U1|clkdiv[3] ; davincihdcir:U1|clkdiv[3] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.476 ns                ;
; 78.164 ns                               ; 193.46 MHz ( period = 5.169 ns )                    ; tc_ponrs_counter[0]       ; tc_ponrs_counter[10]      ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.460 ns                ;
; 78.164 ns                               ; 193.46 MHz ( period = 5.169 ns )                    ; tc_ponrs_counter[0]       ; tc_ponrs_counter[9]       ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.460 ns                ;
; 78.164 ns                               ; 193.46 MHz ( period = 5.169 ns )                    ; tc_ponrs_counter[0]       ; tc_ponrs_counter[8]       ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.460 ns                ;
; 78.164 ns                               ; 193.46 MHz ( period = 5.169 ns )                    ; tc_ponrs_counter[0]       ; tc_ponrs_counter[7]       ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.460 ns                ;
; 78.164 ns                               ; 193.46 MHz ( period = 5.169 ns )                    ; tc_ponrs_counter[0]       ; tc_ponrs_counter[6]       ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.460 ns                ;
; 78.177 ns                               ; 193.95 MHz ( period = 5.156 ns )                    ; tc_ponrs_counter[0]       ; tc_ponrs_counter[11]      ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.447 ns                ;
; 78.209 ns                               ; 195.16 MHz ( period = 5.124 ns )                    ; davincihdcir:U1|clkdiv[2] ; davincihdcir:U1|clken     ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.415 ns                ;
; 78.210 ns                               ; 195.20 MHz ( period = 5.123 ns )                    ; davincihdcir:U1|clkdiv[2] ; davincihdcir:U1|clkdiv[0] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.414 ns                ;
; 78.216 ns                               ; 195.43 MHz ( period = 5.117 ns )                    ; davincihdcir:U1|clkdiv[1] ; davincihdcir:U1|clkdiv[2] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.408 ns                ;
; 78.294 ns                               ; 198.45 MHz ( period = 5.039 ns )                    ; READ_OR_WRITE             ; DATA_OUT_BUF[0]           ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.330 ns                ;
; 78.307 ns                               ; 198.97 MHz ( period = 5.026 ns )                    ; davincihdcir:U1|clkdiv[0] ; davincihdcir:U1|clkdiv[0] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.317 ns                ;
; 78.331 ns                               ; 199.92 MHz ( period = 5.002 ns )                    ; tc_ponrs_counter[1]       ; tc_ponrs_counter[10]      ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.293 ns                ;
; 78.331 ns                               ; 199.92 MHz ( period = 5.002 ns )                    ; tc_ponrs_counter[1]       ; tc_ponrs_counter[9]       ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.293 ns                ;
; 78.331 ns                               ; 199.92 MHz ( period = 5.002 ns )                    ; tc_ponrs_counter[1]       ; tc_ponrs_counter[8]       ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.293 ns                ;
; 78.331 ns                               ; 199.92 MHz ( period = 5.002 ns )                    ; tc_ponrs_counter[1]       ; tc_ponrs_counter[7]       ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.293 ns                ;
; 78.331 ns                               ; 199.92 MHz ( period = 5.002 ns )                    ; tc_ponrs_counter[1]       ; tc_ponrs_counter[6]       ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.293 ns                ;
; 78.344 ns                               ; 200.44 MHz ( period = 4.989 ns )                    ; tc_ponrs_counter[1]       ; tc_ponrs_counter[11]      ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.280 ns                ;
; 78.358 ns                               ; 201.01 MHz ( period = 4.975 ns )                    ; READ_OR_WRITE             ; DATA_OUT_BUF[6]           ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.266 ns                ;
; 78.442 ns                               ; 204.46 MHz ( period = 4.891 ns )                    ; davincihdcir:U1|clkdiv[1] ; davincihdcir:U1|clkdiv[1] ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.182 ns                ;
; 78.444 ns                               ; 204.54 MHz ( period = 4.889 ns )                    ; DATA_READ                 ; Reg0[3]                   ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.180 ns                ;
; 78.444 ns                               ; 204.54 MHz ( period = 4.889 ns )                    ; DATA_READ                 ; Reg0[7]                   ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.180 ns                ;
; 78.454 ns                               ; 204.96 MHz ( period = 4.879 ns )                    ; tc_ponrs_counter[2]       ; tc_ponrs_counter[10]      ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.170 ns                ;
; 78.454 ns                               ; 204.96 MHz ( period = 4.879 ns )                    ; tc_ponrs_counter[2]       ; tc_ponrs_counter[9]       ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.170 ns                ;
; 78.454 ns                               ; 204.96 MHz ( period = 4.879 ns )                    ; tc_ponrs_counter[2]       ; tc_ponrs_counter[8]       ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.170 ns                ;
; 78.454 ns                               ; 204.96 MHz ( period = 4.879 ns )                    ; tc_ponrs_counter[2]       ; tc_ponrs_counter[7]       ; CLKIN      ; CLKIN    ; 83.333 ns                   ; 82.624 ns                 ; 4.170 ns                ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ;                           ;                           ;            ;          ;                             ;                           ;                         ;
+-----------------------------------------+-----------------------------------------------------+---------------------------+---------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Hold: 'CLKIN'                                                                                                                                                                                                                      ;
+-----------------------------------------+-----------------------------------------------------+-----------------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Minimum Slack                           ; From                                                ; To                          ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+-----------------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; 1.377 ns                                ; tc_sync_ponrs[1]                                    ; tc_sync_ponrs[2]            ; CLKIN      ; CLKIN    ; 0.000 ns                   ; -0.155 ns                  ; 1.222 ns                 ;
; 1.381 ns                                ; ADDR_IN_BUF[6]                                      ; ADDR_IN_BUF[7]              ; CLKIN      ; CLKIN    ; 0.000 ns                   ; -0.155 ns                  ; 1.226 ns                 ;
; 1.381 ns                                ; sync_scl[0]                                         ; sync_scl[1]                 ; CLKIN      ; CLKIN    ; 0.000 ns                   ; -0.155 ns                  ; 1.226 ns                 ;
; 1.398 ns                                ; sync_sda[0]                                         ; sync_sda[1]                 ; CLKIN      ; CLKIN    ; 0.000 ns                   ; -0.155 ns                  ; 1.243 ns                 ;
; 1.401 ns                                ; DATA_IN_BUF[8]                                      ; DATA_IN_BUF[9]              ; CLKIN      ; CLKIN    ; 0.000 ns                   ; -0.155 ns                  ; 1.246 ns                 ;
; 1.414 ns                                ; DATA_IN_BUF[6]                                      ; DATA_IN_BUF[7]              ; CLKIN      ; CLKIN    ; 0.000 ns                   ; -0.155 ns                  ; 1.259 ns                 ;
; 1.452 ns                                ; davincihdcir:U1|sync[1]                             ; da

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -