⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 davincihd.tan.rpt

📁 DaVinci HD CPLD Firmware Resources 这是TI原装开发板DM6467原理图的 CPLD的VHDL代码
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Default hold multicycle                                        ; Same as Multicycle ;      ;       ;             ;
; Cut paths between unrelated clock domains                      ; On                 ;      ;       ;             ;
; Cut off read during write signal paths                         ; On                 ;      ;       ;             ;
; Cut off feedback from I/O pins                                 ; On                 ;      ;       ;             ;
; Report Combined Fast/Slow Timing                               ; Off                ;      ;       ;             ;
; Ignore Clock Settings                                          ; Off                ;      ;       ;             ;
; Analyze latches as synchronous elements                        ; On                 ;      ;       ;             ;
; Enable Recovery/Removal analysis                               ; Off                ;      ;       ;             ;
; Enable Clock Latency                                           ; Off                ;      ;       ;             ;
; Use TimeQuest Timing Analyzer                                  ; Off                ;      ;       ;             ;
; Number of source nodes to report per destination node          ; 10                 ;      ;       ;             ;
; Number of destination nodes to report                          ; 10                 ;      ;       ;             ;
; Number of paths to report                                      ; 200                ;      ;       ;             ;
; Report Minimum Timing Checks                                   ; Off                ;      ;       ;             ;
; Use Fast Timing Models                                         ; Off                ;      ;       ;             ;
; Report IO Paths Separately                                     ; Off                ;      ;       ;             ;
; Perform Multicorner Analysis                                   ; Off                ;      ;       ;             ;
; Reports the worst-case path for each clock domain and analysis ; Off                ;      ;       ;             ;
; Clock Settings                                                 ; CLKIN              ;      ; CLKIN ;             ;
+----------------------------------------------------------------+--------------------+------+-------+-------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary                                                                                                                                                             ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type     ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; CLKIN           ; CLKIN              ; User Pin ; 12.0 MHz         ; 0.000 ns      ; 0.000 ns     ; --       ; N/A                   ; N/A                 ; N/A    ;              ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'CLKIN'                                                                                                                                                                                                                                              ;
+-----------------------------------------+-----------------------------------------------------+---------------------------+---------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack                                   ; Actual fmax (period)                                ; From                      ; To                        ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+---------------------------+---------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; 35.428 ns                               ; 80.14 MHz ( period = 12.478 ns )                    ; Reg0[5]                   ; davincihdcir:U1|sync[0]   ; CLKIN      ; CLKIN    ; 41.667 ns                   ; 36.933 ns                 ; 1.505 ns                ;
; 36.195 ns                               ; 91.39 MHz ( period = 10.942 ns )                    ; ADDR_IN_BUF[5]            ; READ_OR_WRITE             ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.762 ns                ;
; 36.195 ns                               ; 91.39 MHz ( period = 10.942 ns )                    ; ADDR_IN_BUF[5]            ; REG_ADDR[1]               ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.762 ns                ;
; 36.195 ns                               ; 91.39 MHz ( period = 10.942 ns )                    ; ADDR_IN_BUF[5]            ; REG_ADDR[0]               ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.762 ns                ;
; 36.320 ns                               ; 93.53 MHz ( period = 10.692 ns )                    ; ADDR_IN_BUF[5]            ; WRONG_ADDR                ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.637 ns                ;
; 36.326 ns                               ; 93.63 MHz ( period = 10.680 ns )                    ; ADDR_IN_BUF[5]            ; RIGHT_ADDR                ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.631 ns                ;
; 36.327 ns                               ; 93.65 MHz ( period = 10.678 ns )                    ; ADDR_IN_BUF[5]            ; ADDR_ACK                  ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.630 ns                ;
; 36.329 ns                               ; 93.69 MHz ( period = 10.674 ns )                    ; ADDR_IN_BUF[7]            ; READ_OR_WRITE             ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.628 ns                ;
; 36.329 ns                               ; 93.69 MHz ( period = 10.674 ns )                    ; ADDR_IN_BUF[7]            ; REG_ADDR[1]               ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.628 ns                ;
; 36.329 ns                               ; 93.69 MHz ( period = 10.674 ns )                    ; ADDR_IN_BUF[7]            ; REG_ADDR[0]               ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.628 ns                ;
; 36.454 ns                               ; 95.93 MHz ( period = 10.424 ns )                    ; ADDR_IN_BUF[7]            ; WRONG_ADDR                ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.503 ns                ;
; 36.458 ns                               ; 96.01 MHz ( period = 10.416 ns )                    ; ADDR_IN_BUF[2]            ; READ_OR_WRITE             ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.499 ns                ;
; 36.458 ns                               ; 96.01 MHz ( period = 10.416 ns )                    ; ADDR_IN_BUF[2]            ; REG_ADDR[1]               ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.499 ns                ;
; 36.458 ns                               ; 96.01 MHz ( period = 10.416 ns )                    ; ADDR_IN_BUF[2]            ; REG_ADDR[0]               ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.499 ns                ;
; 36.460 ns                               ; 96.04 MHz ( period = 10.412 ns )                    ; ADDR_IN_BUF[7]            ; RIGHT_ADDR                ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.497 ns                ;
; 36.461 ns                               ; 96.06 MHz ( period = 10.410 ns )                    ; ADDR_IN_BUF[7]            ; ADDR_ACK                  ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.496 ns                ;
; 36.583 ns                               ; 98.37 MHz ( period = 10.166 ns )                    ; ADDR_IN_BUF[2]            ; WRONG_ADDR                ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.374 ns                ;
; 36.589 ns                               ; 98.48 MHz ( period = 10.154 ns )                    ; ADDR_IN_BUF[2]            ; RIGHT_ADDR                ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.368 ns                ;
; 36.590 ns                               ; 98.50 MHz ( period = 10.152 ns )                    ; ADDR_IN_BUF[2]            ; ADDR_ACK                  ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.367 ns                ;
; 36.668 ns                               ; 100.04 MHz ( period = 9.996 ns )                    ; ADDR_IN_BUF[1]            ; READ_OR_WRITE             ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.289 ns                ;
; 36.668 ns                               ; 100.04 MHz ( period = 9.996 ns )                    ; ADDR_IN_BUF[1]            ; REG_ADDR[1]               ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.289 ns                ;
; 36.668 ns                               ; 100.04 MHz ( period = 9.996 ns )                    ; ADDR_IN_BUF[1]            ; REG_ADDR[0]               ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.289 ns                ;
; 36.793 ns                               ; 102.61 MHz ( period = 9.746 ns )                    ; ADDR_IN_BUF[1]            ; WRONG_ADDR                ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.164 ns                ;
; 36.799 ns                               ; 102.73 MHz ( period = 9.734 ns )                    ; ADDR_IN_BUF[1]            ; RIGHT_ADDR                ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.158 ns                ;
; 36.800 ns                               ; 102.75 MHz ( period = 9.732 ns )                    ; ADDR_IN_BUF[1]            ; ADDR_ACK                  ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.157 ns                ;
; 36.873 ns                               ; 104.32 MHz ( period = 9.586 ns )                    ; ADDR_IN_BUF[4]            ; READ_OR_WRITE             ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.084 ns                ;
; 36.873 ns                               ; 104.32 MHz ( period = 9.586 ns )                    ; ADDR_IN_BUF[4]            ; REG_ADDR[1]               ; CLKIN      ; CLKIN    ; 41.666 ns                   ; 40.957 ns                 ; 4.084 ns                ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -