📄 dec2812.pin
字号:
-- Copyright (C) 1991-2005 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCCINT : Dedicated power pin, which MUST be connected to VCC (2.5V/3.3V).
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
-- of its bank.
-- Bank 1: 3.3V
-- Bank 2: 3.3V
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
-- RESERVED : Unused I/O pin, which MUST be left unconnected.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
-- RESERVED_INPUT_WITH_WEAK_PULLUP : Pin is tri-stated with internal weak pull-up resistor.
---------------------------------------------------------------------------------
Quartus II Version 5.1 Build 176 10/26/2005 SJ Full Version
CHIP "DEC2812" ASSIGNED TO AN: EPM240T100C5
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
D[2] : 1 : bidir : LVTTL : : 2 : Y
D[3] : 2 : bidir : LVTTL : : 1 : Y
D[4] : 3 : bidir : LVTTL : : 1 : Y
D[5] : 4 : bidir : LVTTL : : 1 : Y
D[6] : 5 : bidir : LVTTL : : 1 : Y
D[7] : 6 : bidir : LVTTL : : 1 : Y
A[9] : 7 : input : LVTTL : : 1 : Y
A[10] : 8 : input : LVTTL : : 1 : Y
VCCIO1 : 9 : power : : 3.3V : 1 :
GNDIO : 10 : gnd : : : :
GNDINT : 11 : gnd : : : :
A[11] : 12 : input : LVTTL : : 1 : Y
VCCINT : 13 : power : : 3.3V : :
A[12] : 14 : input : LVTTL : : 1 : Y
8019INT : 15 : input : LVTTL : : 1 : Y
GND* : 16 : : : : 1 :
GND* : 17 : : : : 1 :
8019RST : 18 : output : LVTTL : : 1 : Y
8019CS : 19 : output : LVTTL : : 1 : Y
SPICS : 20 : output : LVTTL : : 1 : Y
LCDRST : 21 : output : LVTTL : : 1 : Y
TMS : 22 : input : : : 1 :
TDI : 23 : input : : : 1 :
TCK : 24 : input : : : 1 :
TDO : 25 : output : : : 1 :
USBINT : 26 : input : LVTTL : : 1 : Y
USBCS : 27 : output : LVTTL : : 1 : Y
LCDEN : 28 : output : LVTTL : : 1 : Y
LCDRW : 29 : output : LVTTL : : 1 : Y
LCDRS : 30 : output : LVTTL : : 1 : Y
VCCIO1 : 31 : power : : 3.3V : 1 :
GNDIO : 32 : gnd : : : :
KEY[1] : 33 : input : LVTTL : : 1 : Y
KEY[2] : 34 : input : LVTTL : : 1 : Y
KEY[3] : 35 : input : LVTTL : : 1 : Y
EXINT[5] : 36 : input : LVTTL : : 1 : Y
FMQ : 37 : output : LVTTL : : 1 : Y
LED[1] : 38 : output : LVTTL : : 1 : Y
LED[2] : 39 : output : LVTTL : : 1 : Y
LED[3] : 40 : output : LVTTL : : 1 : Y
LED[4] : 41 : output : LVTTL : : 1 : Y
LED[5] : 42 : output : LVTTL : : 1 : Y
LED[6] : 43 : output : LVTTL : : 1 : Y
LED[7] : 44 : output : LVTTL : : 1 : Y
VCCIO1 : 45 : power : : 3.3V : 1 :
GNDIO : 46 : gnd : : : :
LED[8] : 47 : output : LVTTL : : 1 : Y
NMI[0] : 48 : input : LVTTL : : 1 : Y
NMI[1] : 49 : input : LVTTL : : 1 : Y
EXINT[4] : 50 : input : LVTTL : : 1 : Y
EXINT[3] : 51 : input : LVTTL : : 1 : Y
EXINT[2] : 52 : input : LVTTL : : 2 : Y
EXINT[1] : 53 : input : LVTTL : : 2 : Y
CE[3] : 54 : output : LVTTL : : 2 : Y
CE[2] : 55 : output : LVTTL : : 2 : Y
CE[1] : 56 : output : LVTTL : : 2 : Y
CE[0] : 57 : output : LVTTL : : 2 : Y
A19 : 58 : output : LVTTL : : 2 : Y
VCCIO2 : 59 : power : : 3.3V : 2 :
GNDIO : 60 : gnd : : : :
OUT[1] : 61 : output : LVTTL : : 2 : Y
OUT[2] : 62 : output : LVTTL : : 2 : Y
VCCINT : 63 : power : : 3.3V : :
OUT[3] : 64 : output : LVTTL : : 2 : Y
GNDINT : 65 : gnd : : : :
OUT[4] : 66 : output : LVTTL : : 2 : Y
OUT[5] : 67 : output : LVTTL : : 2 : Y
OUT[6] : 68 : output : LVTTL : : 2 : Y
OUT[7] : 69 : output : LVTTL : : 2 : Y
OUT[8] : 70 : output : LVTTL : : 2 : Y
INP[1] : 71 : input : LVTTL : : 2 : Y
INP[2] : 72 : input : LVTTL : : 2 : Y
INP[3] : 73 : input : LVTTL : : 2 : Y
INP[4] : 74 : input : LVTTL : : 2 : Y
INP[5] : 75 : input : LVTTL : : 2 : Y
INP[6] : 76 : input : LVTTL : : 2 : Y
INP[7] : 77 : input : LVTTL : : 2 : Y
INP[8] : 78 : input : LVTTL : : 2 : Y
GNDIO : 79 : gnd : : : :
VCCIO2 : 80 : power : : 3.3V : 2 :
485OE : 81 : output : LVTTL : : 2 : Y
INT1 : 82 : output : LVTTL : : 2 : Y
INT2 : 83 : output : LVTTL : : 2 : Y
NMIINT : 84 : output : LVTTL : : 2 : Y
AICCS : 85 : output : LVTTL : : 2 : Y
SIDIN : 86 : output : LVTTL : : 2 : Y
SICLK : 87 : output : LVTTL : : 2 : Y
GND* : 88 : : : : 2 :
GND* : 89 : : : : 2 :
GND* : 90 : : : : 2 :
GND* : 91 : : : : 2 :
GND* : 92 : : : : 2 :
GNDIO : 93 : gnd : : : :
VCCIO2 : 94 : power : : 3.3V : 2 :
GND* : 95 : : : : 2 :
WR : 96 : input : LVTTL : : 2 : Y
RD : 97 : input : LVTTL : : 2 : Y
CS1 : 98 : input : LVTTL : : 2 : Y
D[0] : 99 : bidir : LVTTL : : 2 : Y
D[1] : 100 : bidir : LVTTL : : 2 : Y
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -