📄 pci_top.fit.rpt
字号:
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins ;
+--------+-------+-----+------+---------+--------+--------------+-------------------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+---------------+------------+--------------+
; Name ; Pin # ; Row ; Col. ; Fan-Out ; Global ; I/O Register ; Use Local Routing Input ; Use Local Routing Output ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Single-Pin OE ; Single-Pin CE ; Single-Pin OE ; Open Drain ; I/O Standard ;
+--------+-------+-----+------+---------+--------+--------------+-------------------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+---------------+------------+--------------+
; AD[0] ; 140 ; -- ; 21 ; 5 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[1] ; 138 ; -- ; 20 ; 5 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[2] ; 137 ; -- ; 19 ; 4 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[3] ; 136 ; -- ; 19 ; 4 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[4] ; 135 ; -- ; 18 ; 5 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[5] ; 133 ; -- ; 17 ; 5 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[6] ; 132 ; -- ; 16 ; 5 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[7] ; 131 ; -- ; 15 ; 5 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[30] ; 63 ; -- ; 11 ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[31] ; 62 ; -- ; 11 ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[8] ; 121 ; -- ; 10 ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[29] ; 64 ; -- ; 10 ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[28] ; 65 ; -- ; 9 ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[9] ; 120 ; -- ; 9 ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[27] ; 67 ; -- ; 8 ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[10] ; 119 ; -- ; 8 ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[11] ; 118 ; -- ; 7 ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[26] ; 68 ; -- ; 7 ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[12] ; 117 ; -- ; 6 ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[25] ; 69 ; -- ; 6 ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[24] ; 70 ; -- ; 5 ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[23] ; 78 ; C ; -- ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[14] ; 100 ; A ; -- ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[22] ; 79 ; C ; -- ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[21] ; 80 ; C ; -- ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[20] ; 81 ; C ; -- ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[19] ; 82 ; C ; -- ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[18] ; 83 ; C ; -- ; 3 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[15] ; 99 ; A ; -- ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[13] ; 101 ; A ; -- ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[17] ; 86 ; B ; -- ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; AD[16] ; 87 ; B ; -- ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; P0[0] ; 28 ; C ; -- ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; P0[2] ; 59 ; -- ; 12 ; 1 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; P0[5] ; 26 ; C ; -- ; 1 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; P0[4] ; 29 ; C ; -- ; 1 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; P0[6] ; 32 ; C ; -- ; 1 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; P0[7] ; 31 ; C ; -- ; 1 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; P0[3] ; 27 ; C ; -- ; 1 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; P0[1] ; 23 ; B ; -- ; 1 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
+--------+-------+-----+------+---------+--------+--------------+-------------------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+---------------+------------+--------------+
+------------------------------------+
; All Package Pins ;
+-------+-------------+--------------+
; Pin # ; Usage ; I/O Standard ;
+-------+-------------+--------------+
; 1 ; #TCK ; ;
; 2 ; ^CONF_DONE ; ;
; 3 ; ^nCEO ; ;
; 4 ; #TDO ; ;
; 5 ; VCC_IO ; ;
; 6 ; VCC_INT ; ;
; 7 ; LocalReset_ ; LVTTL/LVCMOS ;
; 8 ; P2[3] ; LVTTL/LVCMOS ;
; 9 ; P2[0] ; LVTTL/LVCMOS ;
; 10 ; AL[7] ; LVTTL/LVCMOS ;
; 11 ; ~RDYnBSY~ ; LVTTL/LVCMOS ;
; 12 ; AL[6] ; LVTTL/LVCMOS ;
; 13 ; AL[5] ; LVTTL/LVCMOS ;
; 14 ; P2[7] ; LVTTL/LVCMOS ;
; 15 ; GND_IO ; ;
; 16 ; GND_INT ; ;
; 17 ; AL[4] ; LVTTL/LVCMOS ;
; 18 ; AL[3] ; LVTTL/LVCMOS ;
; 19 ; AL[2] ; LVTTL/LVCMOS ;
; 20 ; AL[1] ; LVTTL/LVCMOS ;
; 21 ; AL[0] ; LVTTL/LVCMOS ;
; 22 ; LocalInt_ ; LVTTL/LVCMOS ;
; 23 ; P0[1] ; LVTTL/LVCMOS ;
; 24 ; VCC_IO ; ;
; 25 ; VCC_INT ; ;
; 26 ; P0[5] ; LVTTL/LVCMOS ;
; 27 ; P0[3] ; LVTTL/LVCMOS ;
; 28 ; P0[0] ; LVTTL/LVCMOS ;
; 29 ; P0[4] ; LVTTL/LVCMOS ;
; 30 ; P2[5] ; LVTTL/LVCMOS ;
; 31 ; P0[7] ; LVTTL/LVCMOS ;
; 32 ; P0[6] ; LVTTL/LVCMOS ;
; 33 ; ALE ; LVTTL/LVCMOS ;
; 34 ; #TMS ; ;
; 35 ; ^nSTATUS ; ;
; 36 ; IoRD_ ; LVTTL/LVCMOS ;
; 37 ; IoWR_ ; LVTTL/LVCMOS ;
; 38 ; RD_ ; LVTTL/LVCMOS ;
; 39 ; WR_ ; LVTTL/LVCMOS ;
; 40 ; GND_IO ; ;
; 41 ; P2[4] ; LVTTL/LVCMOS ;
; 42 ; GND* ; ;
; 43 ; GND* ; ;
; 44 ; P2[1] ; LVTTL/LVCMOS ;
; 45 ; VCC_IO ; ;
; 46 ; GND* ; ;
; 47 ; GND* ; ;
; 48 ; GND* ; ;
; 49 ; GND* ; ;
; 50 ; GND_IO ; ;
; 51 ; INTA_ ; LVTTL/LVCMOS ;
; 52 ; VCC_INT ; ;
; 53 ; VCC_INT ; ;
; 54 ; RESET_ ; LVTTL/LVCMOS ;
; 55 ; CLK ; LVTTL/LVCMOS ;
; 56 ; GND+ ; ;
; 57 ; GND_INT ; ;
; 58 ; GND_INT ; ;
; 59 ; P0[2] ; LVTTL/LVCMOS ;
; 60 ; GND* ; ;
; 61 ; VCC_IO ; ;
; 62 ; AD[31] ; LVTTL/LVCMOS ;
; 63 ; AD[30] ; LVTTL/LVCMOS ;
; 64 ; AD[29] ; LVTTL/LVCMOS ;
; 65 ; AD[28] ; LVTTL/LVCMOS ;
; 66 ; GND_IO ; ;
; 67 ; AD[27] ; LVTTL/LVCMOS ;
; 68 ; AD[26] ; LVTTL/LVCMOS ;
; 69 ; AD[25] ; LVTTL/LVCMOS ;
; 70 ; AD[24] ; LVTTL/LVCMOS ;
; 71 ; VCC_IO ; ;
; 72 ; CBE_[3] ; LVTTL/LVCMOS ;
; 73 ; IDSEL ; LVTTL/LVCMOS ;
; 74 ; ^nCONFIG ; ;
; 75 ; VCC_INT ; ;
; 76 ; ^MSEL1 ; ;
; 77 ; ^MSEL0 ; ;
; 78 ; AD[23] ; LVTTL/LVCMOS ;
; 79 ; AD[22] ; LVTTL/LVCMOS ;
; 80 ; AD[21] ; LVTTL/LVCMOS ;
; 81 ; AD[20] ; LVTTL/LVCMOS ;
; 82 ; AD[19] ; LVTTL/LVCMOS ;
; 83 ; AD[18] ; LVTTL/LVCMOS ;
; 84 ; GND_INT ; ;
; 85 ; GND_IO ; ;
; 86 ; AD[17] ; LVTTL/LVCMOS ;
; 87 ; AD[16] ; LVTTL/LVCMOS ;
; 88 ; CBE_[2] ; LVTTL/LVCMOS ;
; 89 ; FRAME_ ; LVTTL/LVCMOS ;
; 90 ; IRDY_ ; LVTTL/LVCMOS ;
; 91 ; TRDY_ ; LVTTL/LVCMOS ;
; 92 ; DEVSEL_ ; LVTTL/LVCMOS ;
; 93 ; VCC_INT ; ;
; 94 ; VCC_IO ; ;
; 95 ; STOP_ ; LVTTL/LVCMOS ;
; 96 ; P2[2] ; LVTTL/LVCMOS ;
; 97 ; PAR ; LVTTL/LVCMOS ;
; 98 ; CBE_[1] ; LVTTL/LVCMOS ;
; 99 ; AD[15] ; LVTTL/LVCMOS ;
; 100 ; AD[14] ; LVTTL/LVCMOS ;
; 101 ; AD[13] ; LVTTL/LVCMOS ;
; 102 ; P2[6] ; LVTTL/LVCMOS ;
; 103 ; GND_INT ; ;
; 104 ; GND_IO ; ;
; 105 ; #TDI ; ;
; 106 ; ^nCE ; ;
; 107 ; ^DCLK ; ;
; 108 ; ^DATA0 ; ;
; 109 ; ~DATA1~ ; LVTTL/LVCMOS ;
; 110 ; ~DATA2~ ; LVTTL/LVCMOS ;
; 111 ; ~DATA3~ ; LVTTL/LVCMOS ;
; 112 ; ~DATA4~ ; LVTTL/LVCMOS ;
; 113 ; ~DATA5~ ; LVTTL/LVCMOS ;
; 114 ; ~DATA6~ ; LVTTL/LVCMOS ;
; 115 ; VCC_IO ; ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -