⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 code.fit.rpt

📁 有关键盘接口的程序
💻 RPT
📖 第 1 页 / 共 5 页
字号:


+---------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                           ;
+-------------------+--------------+---------+---------------------------+--------+----------------------+------------------+
; Name              ; Location     ; Fan-Out ; Usage                     ; Global ; Global Resource Used ; Global Line Name ;
+-------------------+--------------+---------+---------------------------+--------+----------------------+------------------+
; Equal27~45        ; LC_X8_Y8_N0  ; 5       ; Async. clear              ; no     ; --                   ; --               ;
; Selector26~177    ; LC_X10_Y6_N2 ; 7       ; Latch enable              ; yes    ; Global clock         ; GCLK2            ;
; WideNor0~12       ; LC_X9_Y6_N4  ; 1       ; Latch enable              ; no     ; --                   ; --               ;
; admin_code[15]~15 ; LC_X11_Y7_N5 ; 16      ; Clock enable              ; no     ; --                   ; --               ;
; chg_num[0]~724    ; LC_X7_Y8_N7  ; 2       ; Clock enable              ; no     ; --                   ; --               ;
; clk               ; PIN_18       ; 133     ; Clock                     ; yes    ; Global clock         ; GCLK0            ;
; code1[3]~3        ; LC_X11_Y6_N6 ; 4       ; Clock enable              ; no     ; --                   ; --               ;
; code2[3]~3        ; LC_X11_Y6_N9 ; 4       ; Clock enable              ; no     ; --                   ; --               ;
; code3[3]~3        ; LC_X12_Y8_N3 ; 4       ; Clock enable              ; no     ; --                   ; --               ;
; code4[3]~3        ; LC_X12_Y6_N5 ; 4       ; Clock enable              ; no     ; --                   ; --               ;
; dout              ; LC_X8_Y8_N1  ; 4       ; Async. clear              ; no     ; --                   ; --               ;
; new1_code[15]~15  ; LC_X14_Y8_N0 ; 16      ; Clock enable              ; no     ; --                   ; --               ;
; new2_code[15]~15  ; LC_X13_Y8_N2 ; 16      ; Clock enable              ; no     ; --                   ; --               ;
; old_code[15]~15   ; LC_X13_Y5_N2 ; 16      ; Clock enable              ; no     ; --                   ; --               ;
; process3~0        ; LC_X11_Y6_N3 ; 8       ; Async. clear              ; yes    ; Global clock         ; GCLK3            ;
; res               ; PIN_20       ; 58      ; Async. clear, Async. load ; yes    ; Global clock         ; GCLK1            ;
; user_code[1]~857  ; LC_X14_Y6_N7 ; 16      ; Clock enable              ; no     ; --                   ; --               ;
+-------------------+--------------+---------+---------------------------+--------+----------------------+------------------+


+-----------------------------------------------------------------------------------+
; Global & Other Fast Signals                                                       ;
+----------------+--------------+---------+----------------------+------------------+
; Name           ; Location     ; Fan-Out ; Global Resource Used ; Global Line Name ;
+----------------+--------------+---------+----------------------+------------------+
; Selector26~177 ; LC_X10_Y6_N2 ; 7       ; Global clock         ; GCLK2            ;
; clk            ; PIN_18       ; 133     ; Global clock         ; GCLK0            ;
; process3~0     ; LC_X11_Y6_N3 ; 8       ; Global clock         ; GCLK3            ;
; res            ; PIN_20       ; 58      ; Global clock         ; GCLK1            ;
+----------------+--------------+---------+----------------------+------------------+


+---------------------------------+
; Non-Global High Fan-Out Signals ;
+-------------------+-------------+
; Name              ; Fan-Out     ;
+-------------------+-------------+
; state.uchgcode    ; 19          ;
; Equal8~58         ; 17          ;
; old_code[15]~15   ; 16          ;
; admin_code[15]~15 ; 16          ;
; new2_code[15]~15  ; 16          ;
; new1_code[15]~15  ; 16          ;
; user_code[1]~857  ; 16          ;
; s_ua              ; 15          ;
; one_key[1]        ; 13          ;
; state.s4          ; 13          ;
; ifnum~48          ; 12          ;
; one_key[3]        ; 12          ;
; one_key[2]        ; 12          ;
; one_key[0]        ; 11          ;
; state.check       ; 9           ;
; chg_c             ; 9           ;
; state.s3          ; 8           ;
; state.s2          ; 8           ;
; chg_num[0]        ; 7           ;
; chg_num[1]        ; 7           ;
; Equal1~22         ; 7           ;
; state.chos_ua     ; 7           ;
; state.ss          ; 7           ;
; state.s1          ; 7           ;
; state.su_open     ; 7           ;
; a_ua              ; 7           ;
; num[0]            ; 6           ;
; Equal9~24         ; 6           ;
; state.s_chgcode   ; 6           ;
; state.back        ; 6           ;
; code4[2]          ; 6           ;
; code2[2]          ; 6           ;
; code4[1]          ; 6           ;
; code2[3]          ; 6           ;
; code2[1]          ; 6           ;
; code1[3]          ; 6           ;
; code4[3]          ; 6           ;
; code3[3]          ; 6           ;
; code3[2]          ; 6           ;
; code1[2]          ; 6           ;
; code3[1]          ; 6           ;
; code1[1]          ; 6           ;
; chgcode           ; 5           ;
; user_admin        ; 5           ;
; num[8]            ; 5           ;
; num[3]            ; 5           ;
; num[4]            ; 5           ;
; num[6]            ; 5           ;
; num[5]            ; 5           ;
; shake_key[3]      ; 5           ;
+-------------------+-------------+


+---------------------------------------------------+
; Interconnect Usage Summary                        ;
+----------------------------+----------------------+
; Interconnect Resource Type ; Usage                ;
+----------------------------+----------------------+
; C4s                        ; 280 / 2,870 ( 10 % ) ;
; Direct links               ; 44 / 3,938 ( 1 % )   ;
; Global clocks              ; 4 / 4 ( 100 % )      ;
; LAB clocks                 ; 19 / 72 ( 26 % )     ;
; LUT chains                 ; 23 / 1,143 ( 2 % )   ;
; Local interconnects        ; 484 / 3,938 ( 12 % ) ;
; R4s                        ; 333 / 2,832 ( 12 % ) ;
+----------------------------+----------------------+


+---------------------------------------------------------------------------+
; LAB Logic Elements                                                        ;
+--------------------------------------------+------------------------------+
; Number of Logic Elements  (Average = 8.13) ; Number of LABs  (Total = 32) ;
+--------------------------------------------+------------------------------+
; 1                                          ; 4                            ;
; 2                                          ; 1                            ;
; 3                                          ; 1                            ;
; 4                                          ; 1                            ;
; 5                                          ; 0                            ;
; 6                                          ; 0                            ;
; 7                                          ; 0                            ;
; 8                                          ; 1                            ;
; 9                                          ; 1                            ;
; 10                                         ; 23                           ;
+--------------------------------------------+------------------------------+


+-------------------------------------------------------------------+
; LAB-wide Signals                                                  ;
+------------------------------------+------------------------------+
; LAB-wide Signals  (Average = 1.59) ; Number of LABs  (Total = 32) ;
+------------------------------------+------------------------------+
; 1 Async. clear                     ; 16                           ;
; 1 Async. load                      ; 1                            ;
; 1 Clock                            ; 24                           ;
; 1 Clock enable                     ; 3                            ;
; 2 Clock enables                    ; 7                            ;
+------------------------------------+------------------------------+

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -