📄 dds.sim.rpt
字号:
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[3]~147 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[3]~147 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[2]~155 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[2]~155 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[1]~163 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[1]~163 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[0]~170 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[0]~170 ; data_out0 ;
; |DDS|lpm_rom_sanjiao:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[5] ; |DDS|lpm_rom_sanjiao:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[5] ; dataout ;
; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[12] ; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[12] ; data_out0 ;
; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[12] ; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cout[12] ; cout ;
; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[13] ; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[13] ; data_out0 ;
; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[13] ; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cout[13] ; cout ;
; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[14] ; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[14] ; data_out0 ;
; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[14] ; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cout[14] ; cout ;
; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[15] ; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[15] ; data_out0 ;
; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[15] ; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cout[15] ; cout ;
; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[16] ; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[16] ; data_out0 ;
; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cs_buffer[16] ; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cout[16] ; cout ;
; |DDS|lpm_rom_sanjiao:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[4] ; |DDS|lpm_rom_sanjiao:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[4] ; dataout ;
; |DDS|lpm_rom_sanjiao:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[3] ; |DDS|lpm_rom_sanjiao:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[3] ; dataout ;
; |DDS|lpm_rom_sanjiao:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[2] ; |DDS|lpm_rom_sanjiao:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[2] ; dataout ;
; |DDS|lpm_rom_sanjiao:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[1] ; |DDS|lpm_rom_sanjiao:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[1] ; dataout ;
; |DDS|lpm_rom_sanjiao:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[0] ; |DDS|lpm_rom_sanjiao:inst3|lpm_rom:lpm_rom_component|altrom:srom|q[0] ; dataout ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cs_buffer[5]~103 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cs_buffer[5]~103 ; data_out0 ;
; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|unreg_res_node[17] ; |DDS|PhaseAcc:inst|lpm_add_sub:add_rtl_3|addcore:adder|unreg_res_node[17] ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cs_buffer[4]~111 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cs_buffer[4]~111 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cs_buffer[3]~119 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cs_buffer[3]~119 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cs_buffer[2]~127 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cs_buffer[2]~127 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cs_buffer[1]~135 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cs_buffer[1]~135 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cs_buffer[0]~142 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cs_buffer[0]~142 ; data_out0 ;
; |DDS|lpm_rom_sin:inst1|lpm_rom:lpm_rom_component|altrom:srom|q[5] ; |DDS|lpm_rom_sin:inst1|lpm_rom:lpm_rom_component|altrom:srom|q[5] ; dataout ;
; |DDS|PathSel:inst5|sinreg[5] ; |DDS|PathSel:inst5|sinreg[5] ; data_out0 ;
; |DDS|lpm_rom_juchi:inst2|lpm_rom:lpm_rom_component|altrom:srom|q[5] ; |DDS|lpm_rom_juchi:inst2|lpm_rom:lpm_rom_component|altrom:srom|q[5] ; dataout ;
; |DDS|lpm_rom_sin:inst1|lpm_rom:lpm_rom_component|altrom:srom|q[4] ; |DDS|lpm_rom_sin:inst1|lpm_rom:lpm_rom_component|altrom:srom|q[4] ; dataout ;
; |DDS|PathSel:inst5|sinreg[4] ; |DDS|PathSel:inst5|sinreg[4] ; data_out0 ;
; |DDS|lpm_rom_juchi:inst2|lpm_rom:lpm_rom_component|altrom:srom|q[4] ; |DDS|lpm_rom_juchi:inst2|lpm_rom:lpm_rom_component|altrom:srom|q[4] ; dataout ;
; |DDS|lpm_rom_sin:inst1|lpm_rom:lpm_rom_component|altrom:srom|q[3] ; |DDS|lpm_rom_sin:inst1|lpm_rom:lpm_rom_component|altrom:srom|q[3] ; dataout ;
; |DDS|PathSel:inst5|sinreg[3] ; |DDS|PathSel:inst5|sinreg[3] ; data_out0 ;
; |DDS|lpm_rom_juchi:inst2|lpm_rom:lpm_rom_component|altrom:srom|q[3] ; |DDS|lpm_rom_juchi:inst2|lpm_rom:lpm_rom_component|altrom:srom|q[3] ; dataout ;
; |DDS|lpm_rom_sin:inst1|lpm_rom:lpm_rom_component|altrom:srom|q[2] ; |DDS|lpm_rom_sin:inst1|lpm_rom:lpm_rom_component|altrom:srom|q[2] ; dataout ;
; |DDS|PathSel:inst5|sinreg[2] ; |DDS|PathSel:inst5|sinreg[2] ; data_out0 ;
; |DDS|lpm_rom_juchi:inst2|lpm_rom:lpm_rom_component|altrom:srom|q[2] ; |DDS|lpm_rom_juchi:inst2|lpm_rom:lpm_rom_component|altrom:srom|q[2] ; dataout ;
; |DDS|lpm_rom_sin:inst1|lpm_rom:lpm_rom_component|altrom:srom|q[1] ; |DDS|lpm_rom_sin:inst1|lpm_rom:lpm_rom_component|altrom:srom|q[1] ; dataout ;
; |DDS|PathSel:inst5|sinreg[1] ; |DDS|PathSel:inst5|sinreg[1] ; data_out0 ;
; |DDS|lpm_rom_juchi:inst2|lpm_rom:lpm_rom_component|altrom:srom|q[1] ; |DDS|lpm_rom_juchi:inst2|lpm_rom:lpm_rom_component|altrom:srom|q[1] ; dataout ;
; |DDS|lpm_rom_juchi:inst2|lpm_rom:lpm_rom_component|altrom:srom|q[0] ; |DDS|lpm_rom_juchi:inst2|lpm_rom:lpm_rom_component|altrom:srom|q[0] ; dataout ;
; |DDS|lpm_rom_sin:inst1|lpm_rom:lpm_rom_component|altrom:srom|q[0] ; |DDS|lpm_rom_sin:inst1|lpm_rom:lpm_rom_component|altrom:srom|q[0] ; dataout ;
; |DDS|PathSel:inst5|sinreg[0] ; |DDS|PathSel:inst5|sinreg[0] ; data_out0 ;
; |DDS|CLK ; |DDS|CLK ; dataout ;
; |DDS|RST ; |DDS|RST ; dataout ;
; |DDS|toda[6] ; |DDS|toda[6] ; padio ;
; |DDS|toda[5] ; |DDS|toda[5] ; padio ;
; |DDS|toda[4] ; |DDS|toda[4] ; padio ;
; |DDS|toda[3] ; |DDS|toda[3] ; padio ;
; |DDS|toda[2] ; |DDS|toda[2] ; padio ;
; |DDS|toda[1] ; |DDS|toda[1] ; padio ;
; |DDS|toda[0] ; |DDS|toda[0] ; padio ;
+-------------------------------------------------------------------------------------------------+-------------------------------------------------------------------------------------------------+------------------+
The following table displays output ports that do not toggle to 1 during simulation.
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Missing 1-Value Coverage ;
+-------------------------------------------------------------------------------------------------+-------------------------------------------------------------------------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+-------------------------------------------------------------------------------------------------+-------------------------------------------------------------------------------------------------+------------------+
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_2|addcore:adder|unreg_res_node[8] ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_2|addcore:adder|unreg_res_node[8] ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_2|addcore:adder|a_csnbuffer:result_node|cs_buffer[7]~86 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_2|addcore:adder|a_csnbuffer:result_node|cs_buffer[7]~86 ; data_out0 ;
; |DDS|PathSel:inst5|fangboreg[5] ; |DDS|PathSel:inst5|fangboreg[5] ; data_out0 ;
; |DDS|PathSel:inst5|fangboreg[4] ; |DDS|PathSel:inst5|fangboreg[4] ; data_out0 ;
; |DDS|PathSel:inst5|fangboreg[3] ; |DDS|PathSel:inst5|fangboreg[3] ; data_out0 ;
; |DDS|PathSel:inst5|fangboreg[2] ; |DDS|PathSel:inst5|fangboreg[2] ; data_out0 ;
; |DDS|PathSel:inst5|fangboreg[1] ; |DDS|PathSel:inst5|fangboreg[1] ; data_out0 ;
; |DDS|PathSel:inst5|fangboreg[0] ; |DDS|PathSel:inst5|fangboreg[0] ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[6]~124 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[6]~124 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[6]~127 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[6]~127 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[5]~135 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[5]~135 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[4]~143 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[4]~143 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[3]~151 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[3]~151 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[2]~159 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[2]~159 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[1]~167 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[1]~167 ; data_out0 ;
; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[0]~173 ; |DDS|PathSel:inst5|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[0]~173 ; data_out0 ;
; |DDS|PathSel:inst5|sanjiaoreg[5] ; |DDS|PathSel:inst5|sanjiaoreg[5] ; data_out0 ;
; |DDS|PathSel:inst5|sanjiaoreg[4] ; |DDS|PathSel:inst5|sanjiaoreg[4] ; data_out0 ;
; |DDS|PathSel:inst5|sanjiaoreg[3] ; |DDS|PathSel:inst5|sanjiaoreg[3] ; data_out0 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -