📄 switch.fit.rpt
字号:
; 41 ; 52 ; -- ; RESERVED ; ; ; ; ;
; 42 ; 53 ; -- ; RESERVED ; ; ; ; ;
; 43 ; 54 ; -- ; GND ; gnd ; ; ; ;
; 44 ; 55 ; -- ; RESERVED ; ; ; ; ;
; 45 ; 56 ; -- ; RESERVED ; ; ; ; ;
; 46 ; 57 ; -- ; RESERVED ; ; ; ; ;
; 47 ; 58 ; -- ; RESERVED ; ; ; ; ;
; 48 ; 59 ; -- ; RESERVED ; ; ; ; ;
; 49 ; 60 ; -- ; RESERVED ; ; ; ; ;
; 50 ; 61 ; -- ; RESERVED ; ; ; ; ;
; 51 ; 62 ; -- ; VCCIO ; power ; ; 3.3V ; ;
; 52 ; 63 ; -- ; RESERVED ; ; ; ; ;
; 53 ; 64 ; -- ; GND ; gnd ; ; ; ;
; 54 ; 65 ; -- ; RESERVED ; ; ; ; ;
; 55 ; 66 ; -- ; RESERVED ; ; ; ; ;
; 56 ; 67 ; -- ; RESERVED ; ; ; ; ;
; 57 ; 68 ; -- ; RESERVED ; ; ; ; ;
; 58 ; 69 ; -- ; RESERVED ; ; ; ; ;
; 59 ; 70 ; -- ; GND ; gnd ; ; ; ;
; 60 ; 71 ; -- ; RESERVED ; ; ; ; ;
; 61 ; 72 ; -- ; RESERVED ; ; ; ; ;
; 62 ; 73 ; -- ; +TCK ; input ; LVTTL ; ; N ;
; 63 ; 74 ; -- ; RESERVED ; ; ; ; ;
; 64 ; 75 ; -- ; RESERVED ; ; ; ; ;
; 65 ; 76 ; -- ; GND ; gnd ; ; ; ;
; 66 ; 77 ; -- ; VCCIO ; power ; ; 3.3V ; ;
; 67 ; 78 ; -- ; RESERVED ; ; ; ; ;
; 68 ; 79 ; -- ; RESERVED ; ; ; ; ;
; 69 ; 80 ; -- ; RESERVED ; ; ; ; ;
; 70 ; 81 ; -- ; RESERVED ; ; ; ; ;
; 71 ; 82 ; -- ; RESERVED ; ; ; ; ;
; 72 ; 83 ; -- ; RESERVED ; ; ; ; ;
; 73 ; 84 ; -- ; *TDO ; output ; LVTTL ; ; N ;
; 74 ; 85 ; -- ; GND ; gnd ; ; ; ;
; 75 ; 86 ; -- ; RESERVED ; ; ; ; ;
; 76 ; 87 ; -- ; RESERVED ; ; ; ; ;
; 77 ; 88 ; -- ; RESERVED ; ; ; ; ;
; 78 ; 89 ; -- ; GND ; gnd ; ; ; ;
; 79 ; 90 ; -- ; RESERVED ; ; ; ; ;
; 80 ; 91 ; -- ; RESERVED ; ; ; ; ;
; 81 ; 92 ; -- ; RESERVED ; ; ; ; ;
; 82 ; 93 ; -- ; VCCIO ; power ; ; 3.3V ; ;
; 83 ; 94 ; -- ; RESERVED ; ; ; ; ;
; 84 ; 95 ; -- ; RESERVED ; ; ; ; ;
; 85 ; 96 ; -- ; RESERVED ; ; ; ; ;
; 86 ; 97 ; -- ; GND ; gnd ; ; ; ;
; 87 ; 98 ; -- ; GND+ ; ; ; ; ;
; 88 ; 99 ; -- ; GND+ ; ; ; ; ;
; 89 ; 0 ; -- ; GND+ ; ; ; ; ;
; 90 ; 1 ; -- ; GND+ ; ; ; ; ;
; 91 ; 2 ; -- ; VCCINT ; power ; ; 3.3V ; ;
; 92 ; 3 ; -- ; RESERVED ; ; ; ; ;
; 93 ; 4 ; -- ; RESERVED ; ; ; ; ;
; 94 ; 5 ; -- ; RESERVED ; ; ; ; ;
; 95 ; 6 ; -- ; GND ; gnd ; ; ; ;
; 96 ; 7 ; -- ; RESERVED ; ; ; ; ;
; 97 ; 8 ; -- ; RESERVED ; ; ; ; ;
; 98 ; 9 ; -- ; RESERVED ; ; ; ; ;
; 99 ; 10 ; -- ; RESERVED ; ; ; ; ;
; 100 ; 11 ; -- ; RESERVED ; ; ; ; ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
+-----------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+--------------+-------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+--------------+-------+------------------------+
; LVTTL ; 10 pF ; Not Available ;
; LVCMOS ; 10 pF ; Not Available ;
; 3.3-V PCI ; 10 pF ; 25 Ohm (Parallel) ;
; 2.5 V ; 10 pF ; Not Available ;
+--------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
+----------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------+------------+------+---------------------+
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ;
+----------------------------+------------+------+---------------------+
; |switch ; 4 ; 12 ; |switch ;
+----------------------------+------------+------+---------------------+
+---------------------------------+
; Non-Global High Fan-Out Signals ;
+--------+------------------------+
; Name ; Fan-Out ;
+--------+------------------------+
; key4 ; 1 ;
; key3 ; 1 ;
; key2 ; 1 ;
; key1 ; 1 ;
; key4~2 ; 1 ;
; key3~2 ; 1 ;
; key2~2 ; 1 ;
; key1~2 ; 1 ;
+--------+------------------------+
+----------------------------------------------+
; Interconnect Usage Summary ;
+----------------------------+-----------------+
; Interconnect Resource Type ; Usage ;
+----------------------------+-----------------+
; Output enables ; 0 / 6 ( 0 % ) ;
; PIA buffers ; 4 / 288 ( 1 % ) ;
; PIAs ; 4 / 288 ( 1 % ) ;
+----------------------------+-----------------+
+----------------------------------------------------------------------------+
; LAB External Interconnect ;
+----------------------------------------------+-----------------------------+
; LAB External Interconnects (Average = 0.50) ; Number of LABs (Total = 2) ;
+----------------------------------------------+-----------------------------+
; 0 ; 6 ;
; 1 ; 0 ;
; 2 ; 2 ;
+----------------------------------------------+-----------------------------+
+----------------------------------------------------------------------+
; LAB Macrocells ;
+----------------------------------------+-----------------------------+
; Number of Macrocells (Average = 0.50) ; Number of LABs (Total = 2) ;
+----------------------------------------+-----------------------------+
; 0 ; 6 ;
; 1 ; 0 ;
; 2 ; 2 ;
+----------------------------------------+-----------------------------+
+-----------------------------------+
; Logic Cell Interconnection ;
+-----+------------+-------+--------+
; LAB ; Logic Cell ; Input ; Output ;
+-----+------------+-------+--------+
; A ; LC3 ; key1 ; led1 ;
; A ; LC1 ; key2 ; led2 ;
; B ; LC30 ; key3 ; led3 ;
; B ; LC29 ; key4 ; led4 ;
+-----+------------+-------+--------+
+----------------------------------------------------------------------------------------+
; Fitter Device Options ;
+----------------------------------------------+-----------------------------------------+
; Option ; Setting ;
+----------------------------------------------+-----------------------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off ;
; Enable device-wide reset (DEV_CLRn) ; Off ;
; Enable device-wide output enable (DEV_OE) ; Off ;
; Enable INIT_DONE output ; Off ;
; Configuration scheme ; Passive Serial ;
; Reserve all unused pins ; As output driving an unspecified signal ;
; Security bit ; Off ;
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+-----------------------------------------+
+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Version 6.0 Build 178 04/27/2006 SJ Full Version
Info: Processing started: Mon Apr 21 20:08:24 2008
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off switch -c switch
Info: Selected device EPM3128ATC100-10 for design "switch"
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
Info: Processing ended: Mon Apr 21 20:08:25 2008
Info: Elapsed time: 00:00:01
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -