📄 led.fit.rpt
字号:
; I/O Standard ; Input Vref ; Dedicated Input Pins ; Pins in I/O Bank1 ; Pins in I/O Bank2 ; Total ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; LVTTL ; - ; 2 ; 0 ; 0 ; 2 ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
+---------------------------------------------------------------------+
; Dedicated Inputs I/O ;
+-------+-------+-------+-------+--------------+------------+---------+
; Name ; Pin # ; Type ; VCCIO ; I/O Standard ; Input Vref ; Current ;
+-------+-------+-------+-------+--------------+------------+---------+
; clk ; 87 ; Input ; -- ; LVTTL ; - ; 0 mA ;
; reset ; 89 ; Input ; -- ; LVTTL ; - ; 0 mA ;
+-------+-------+-------+-------+--------------+------------+---------+
+-----------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+--------------+-------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+--------------+-------+------------------------+
; LVTTL ; 10 pF ; Not Available ;
; LVCMOS ; 10 pF ; Not Available ;
; 3.3-V PCI ; 10 pF ; 25 Ohm (Parallel) ;
; 2.5 V ; 10 pF ; Not Available ;
+--------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
+----------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------+------------+------+---------------------+
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ;
+----------------------------+------------+------+---------------------+
; |led ; 38 ; 14 ; |led ;
+----------------------------+------------+------+---------------------+
+----------------------------------------------------------------------------------------------+
; Control Signals ;
+-------+----------+---------+--------------+--------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+-------+----------+---------+--------------+--------+----------------------+------------------+
; clk ; PIN_87 ; 28 ; Clock ; yes ; On ; -- ;
; reset ; PIN_89 ; 28 ; Async. clear ; yes ; On ; -- ;
; reset ; PIN_89 ; 28 ; Clock enable ; no ; -- ; -- ;
+-------+----------+---------+--------------+--------+----------------------+------------------+
+----------------------------------------------------------------------+
; Global & Other Fast Signals ;
+-------+----------+---------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+-------+----------+---------+----------------------+------------------+
; clk ; PIN_87 ; 28 ; On ; -- ;
; reset ; PIN_89 ; 28 ; On ; -- ;
+-------+----------+---------+----------------------+------------------+
+---------------------------------+
; Non-Global High Fan-Out Signals ;
+------------+--------------------+
; Name ; Fan-Out ;
+------------+--------------------+
; comb~3 ; 27 ;
; comb~1 ; 27 ;
; comb~7 ; 26 ;
; comb~5 ; 26 ;
; comb~9 ; 25 ;
; comb~11 ; 24 ;
; comb~13 ; 23 ;
; comb~17 ; 22 ;
; comb~15 ; 22 ;
; comb~21 ; 20 ;
; comb~19 ; 20 ;
; comb~27 ; 19 ;
; comb~25 ; 19 ;
; comb~23 ; 19 ;
; comb~29 ; 18 ;
; comb~31 ; 17 ;
; comb~39 ; 16 ;
; comb~37 ; 16 ;
; comb~35 ; 16 ;
; comb~33 ; 16 ;
; comb~45 ; 15 ;
; comb~43 ; 15 ;
; comb~41 ; 15 ;
; comb~47 ; 14 ;
; comb~49 ; 13 ;
; count1[0] ; 10 ;
; count1[1] ; 9 ;
; count1[2] ; 8 ;
; count0~169 ; 1 ;
; count0~167 ; 1 ;
; Mux7~106 ; 1 ;
; Mux7~104 ; 1 ;
; Mux7~102 ; 1 ;
; Mux7~100 ; 1 ;
; Mux7~98 ; 1 ;
; Mux7~96 ; 1 ;
; Mux7~94 ; 1 ;
; Mux7~92 ; 1 ;
+------------+--------------------+
+------------------------------------------------+
; Interconnect Usage Summary ;
+----------------------------+-------------------+
; Interconnect Resource Type ; Usage ;
+----------------------------+-------------------+
; Output enables ; 0 / 6 ( 0 % ) ;
; PIA buffers ; 58 / 288 ( 20 % ) ;
; PIAs ; 58 / 288 ( 20 % ) ;
+----------------------------+-------------------+
+----------------------------------------------------------------------------+
; LAB External Interconnect ;
+----------------------------------------------+-----------------------------+
; LAB External Interconnects (Average = 7.25) ; Number of LABs (Total = 3) ;
+----------------------------------------------+-----------------------------+
; 0 - 2 ; 5 ;
; 3 - 5 ; 1 ;
; 6 - 8 ; 0 ;
; 9 - 11 ; 0 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -