📄 i2c.tan.rpt
字号:
; 13.887 ns ; 119.98 MHz ( period = 8.335 ns ) ; cnt_delay[5] ; cnt_delay[9] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.626 ns ;
; 13.888 ns ; 119.99 MHz ( period = 8.334 ns ) ; main_state.10 ; readData_reg[7] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.625 ns ;
; 13.888 ns ; 119.99 MHz ( period = 8.334 ns ) ; main_state.10 ; readData_reg[4] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.625 ns ;
; 13.888 ns ; 119.99 MHz ( period = 8.334 ns ) ; main_state.10 ; readData_reg[5] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.625 ns ;
; 13.888 ns ; 119.99 MHz ( period = 8.334 ns ) ; main_state.10 ; readData_reg[6] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.625 ns ;
; 13.888 ns ; 119.99 MHz ( period = 8.334 ns ) ; main_state.10 ; readData_reg[3] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.625 ns ;
; 13.888 ns ; 119.99 MHz ( period = 8.334 ns ) ; main_state.10 ; readData_reg[2] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.625 ns ;
; 13.888 ns ; 119.99 MHz ( period = 8.334 ns ) ; main_state.10 ; readData_reg[1] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.625 ns ;
; 13.888 ns ; 119.99 MHz ( period = 8.334 ns ) ; main_state.10 ; readData_reg[0] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.625 ns ;
; 13.891 ns ; 120.03 MHz ( period = 8.331 ns ) ; cnt_delay[13] ; main_state.01 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.622 ns ;
; 13.898 ns ; 120.13 MHz ( period = 8.324 ns ) ; cnt_delay[1] ; cnt_delay[14] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.615 ns ;
; 13.931 ns ; 120.61 MHz ( period = 8.291 ns ) ; cnt_delay[0] ; cnt_delay[16] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.582 ns ;
; 13.934 ns ; 120.66 MHz ( period = 8.288 ns ) ; i2c_state.read_data ; readData_reg[7] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.579 ns ;
; 13.934 ns ; 120.66 MHz ( period = 8.288 ns ) ; i2c_state.read_data ; readData_reg[4] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.579 ns ;
; 13.934 ns ; 120.66 MHz ( period = 8.288 ns ) ; i2c_state.read_data ; readData_reg[5] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.579 ns ;
; 13.934 ns ; 120.66 MHz ( period = 8.288 ns ) ; i2c_state.read_data ; readData_reg[6] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.579 ns ;
; 13.934 ns ; 120.66 MHz ( period = 8.288 ns ) ; i2c_state.read_data ; readData_reg[3] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.579 ns ;
; 13.934 ns ; 120.66 MHz ( period = 8.288 ns ) ; i2c_state.read_data ; readData_reg[2] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.579 ns ;
; 13.934 ns ; 120.66 MHz ( period = 8.288 ns ) ; i2c_state.read_data ; readData_reg[1] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.579 ns ;
; 13.934 ns ; 120.66 MHz ( period = 8.288 ns ) ; i2c_state.read_data ; readData_reg[0] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.579 ns ;
; 13.936 ns ; 120.69 MHz ( period = 8.286 ns ) ; cnt_delay[0] ; main_state.01 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.577 ns ;
; 13.939 ns ; 120.73 MHz ( period = 8.283 ns ) ; main_state.10 ; inner_state.third ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.574 ns ;
; 13.943 ns ; 120.79 MHz ( period = 8.279 ns ) ; main_state.10 ; inner_state.fifth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.570 ns ;
; 13.959 ns ; 121.02 MHz ( period = 8.263 ns ) ; cnt_delay[14] ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.554 ns ;
; 13.962 ns ; 121.07 MHz ( period = 8.260 ns ) ; cnt_delay[10] ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.551 ns ;
; 13.985 ns ; 121.40 MHz ( period = 8.237 ns ) ; i2c_state.read_data ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.528 ns ;
; 13.992 ns ; 121.51 MHz ( period = 8.230 ns ) ; i2c_state.read_data ; inner_state.seventh ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.521 ns ;
; 13.997 ns ; 121.58 MHz ( period = 8.225 ns ) ; inner_state.ack ; i2c_state.sendaddr ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.516 ns ;
; 14.007 ns ; 121.73 MHz ( period = 8.215 ns ) ; sda_buf ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.506 ns ;
; 14.013 ns ; 121.82 MHz ( period = 8.209 ns ) ; inner_state.stop ; inner_state.first ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.500 ns ;
; 14.014 ns ; 121.83 MHz ( period = 8.208 ns ) ; cnt_delay[7] ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.499 ns ;
; 14.017 ns ; 121.88 MHz ( period = 8.205 ns ) ; clk_div[5] ; phase1 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.496 ns ;
; 14.018 ns ; 121.89 MHz ( period = 8.204 ns ) ; cnt_delay[10] ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.495 ns ;
; 14.019 ns ; 121.91 MHz ( period = 8.203 ns ) ; cnt_delay[5] ; cnt_delay[12] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.494 ns ;
; 14.019 ns ; 121.91 MHz ( period = 8.203 ns ) ; cnt_delay[3] ; cnt_delay[14] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.494 ns ;
; 14.028 ns ; 122.04 MHz ( period = 8.194 ns ) ; cnt_delay[14] ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.485 ns ;
; 14.034 ns ; 122.13 MHz ( period = 8.188 ns ) ; cnt_delay[2] ; cnt_delay[14] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.479 ns ;
; 14.042 ns ; 122.25 MHz ( period = 8.180 ns ) ; cnt_delay[6] ; cnt_delay[8] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.471 ns ;
; 14.043 ns ; 122.26 MHz ( period = 8.179 ns ) ; cnt_delay[6] ; cnt_delay[18] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.470 ns ;
; 14.048 ns ; 122.34 MHz ( period = 8.174 ns ) ; i2c_state.read_data ; inner_state.ack ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.465 ns ;
; 14.054 ns ; 122.43 MHz ( period = 8.168 ns ) ; cnt_delay[8] ; main_state.01 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.459 ns ;
; 14.061 ns ; 122.53 MHz ( period = 8.161 ns ) ; cnt_delay[5] ; cnt_delay[13] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.452 ns ;
; 14.071 ns ; 122.68 MHz ( period = 8.151 ns ) ; inner_state.sixth ; link ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.442 ns ;
; 14.080 ns ; 122.82 MHz ( period = 8.142 ns ) ; inner_state.stop ; inner_state.fourth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.433 ns ;
; 14.080 ns ; 122.82 MHz ( period = 8.142 ns ) ; cnt_delay[5] ; cnt_delay[10] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.433 ns ;
; 14.083 ns ; 122.87 MHz ( period = 8.139 ns ) ; cnt_delay[7] ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.430 ns ;
; 14.095 ns ; 123.05 MHz ( period = 8.127 ns ) ; inner_state.stop ; inner_state.eighth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.418 ns ;
; 14.103 ns ; 123.17 MHz ( period = 8.119 ns ) ; cnt_delay[6] ; cnt_delay[14] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.410 ns ;
; 14.114 ns ; 123.33 MHz ( period = 8.108 ns ) ; i2c_state.read_ini ; inner_state.fourth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.399 ns ;
; 14.115 ns ; 123.35 MHz ( period = 8.107 ns ) ; cnt_delay[18] ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.398 ns ;
; 14.129 ns ; 123.56 MHz ( period = 8.093 ns ) ; i2c_state.read_ini ; inner_state.eighth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.384 ns ;
; 14.137 ns ; 123.69 MHz ( period = 8.085 ns ) ; cnt_delay[16] ; main_state.01 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.376 ns ;
; 14.152 ns ; 123.92 MHz ( period = 8.070 ns ) ; inner_state.ack ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.361 ns ;
; 14.171 ns ; 124.21 MHz ( period = 8.051 ns ) ; cnt_delay[18] ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.342 ns ;
; 14.175 ns ; 124.27 MHz ( period = 8.047 ns ) ; main_state.10 ; i2c_state.sendaddr ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.338 ns ;
; 14.182 ns ; 124.38 MHz ( period = 8.040 ns ) ; cnt_delay[9] ; main_state.01 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.331 ns ;
; 14.188 ns ; 124.47 MHz ( period = 8.034 ns ) ; cnt_delay[4] ; main_state.01 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.325 ns ;
; 14.196 ns ; 124.60 MHz ( period = 8.026 ns ) ; cnt_delay[12] ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.317 ns ;
; 14.220 ns ; 124.97 MHz ( period = 8.002 ns ) ; cnt_delay[0] ; cnt_delay[11] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.293 ns ;
; 14.223 ns ; 125.02 MHz ( period = 7.999 ns ) ; cnt_delay[5] ; cnt_delay[8] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.290 ns ;
; 14.228 ns ; 125.09 MHz ( period = 7.994 ns ) ; main_state.01 ; inner_state.fifth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.285 ns ;
; 14.233 ns ; 125.17 MHz ( period = 7.989 ns ) ; cnt_delay[4] ; cnt_delay[14] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.280 ns ;
; 14.238 ns ; 125.25 MHz ( period = 7.984 ns ) ; i2c_state.read_ini ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.275 ns ;
; 14.242 ns ; 125.31 MHz ( period = 7.980 ns ) ; inner_state.start ; inner_state.fourth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.271 ns ;
; 14.242 ns ; 125.31 MHz ( period = 7.980 ns ) ; cnt_delay[1] ; cnt_delay[16] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.271 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -