📄 usrt_receive.pin
字号:
-- Copyright (C) 1991-2005 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
------------------------------------------------------------------------------
------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCC_INT : Dedicated power pin, which MUST be connected to VCC (1.8V).
-- VCC_IO : Dedicated power pin, which MUST be connected to VCC (Refer to
-- the table below for voltage).
-- GND : Dedicated ground pin, which MUST be connected to GND.
-- GND+ : Unused input. This pin should be connected to GND. It may also
-- be connected to a valid signal on the board (low, high, or
-- toggling) if that signal is required for a different revision
-- of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
------------------------------------------------------------------------------
Quartus II Version 5.1 Build 176 10/26/2005 SJ Full Version
CHIP "usrt_receive" ASSIGNED TO AN: EP20K30ETC144-1
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
VCC_INT : 1 : power : : 1.8V : :
error1 : 2 : output : LVTTL : : 3 : N
date_bus[2] : 3 : output : LVTTL : : 3 : N
GND : 4 : gnd : : : :
VCC_IO : 5 : power : : 3.3V : :
date_bus[1] : 6 : output : LVTTL : : 3 : N
read_not_ready_in : 7 : input : LVTTL : : 3 : N
GND* : 8 : : : : 3 :
GND* : 9 : : : : 3 :
GND* : 10 : : : : 3 :
GND* : 11 : : : : 3 :
GND_IO : 12 : gnd : : : :
GND* : 13 : : : : 3 :
GND* : 14 : : : : 3 :
GND* : 15 : : : : 3 :
VCC_INT : 16 : power : : 1.8V : :
GND : 17 : gnd : : : :
MSEL0 : 18 : input : : : 4 :
MSEL1 : 19 : input : : : 4 :
GND+ : 20 : : : : 4 :
VCC_INT : 21 : : : : :
NCONFIG : 22 : input : : : 4 :
GND+ : 23 : : : : 4 :
sample_counter[2] : 24 : output : LVTTL : : 4 : N
sample_counter[1] : 25 : output : LVTTL : : 4 : N
GND* : 26 : : : : 4 :
GND* : 27 : : : : 4 :
VCC_IO : 28 : power : : 3.3V : :
GND* : 29 : : : : 4 :
GND* : 30 : : : : 4 :
GND* : 31 : : : : 4 :
shift : 32 : output : LVTTL : : 4 : N
GND* : 33 : : : : 4 :
GND : 34 : gnd : : : :
inc_bit_counter : 35 : output : LVTTL : : 4 : N
VCC_INT : 36 : power : : 1.8V : :
GND* : 37 : : : : 5 :
read_not_ready_out : 38 : output : LVTTL : : 5 : N
clr_bit_counter : 39 : output : LVTTL : : 5 : N
GND* : 40 : : : : 5 :
GND* : 41 : : : : 5 :
GND_IO : 42 : gnd : : : :
GND* : 43 : : : : 5 :
GND* : 44 : : : : 5 :
VCC_IO : 45 : power : : 3.3V : :
GND* : 46 : : : : 5 :
GND* : 47 : : : : 5 :
GND* : 48 : : : : 5 :
GND* : 49 : : : : 5 :
GND* : 50 : : : : 5 :
TMS : 51 : input : : : 5 :
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -