⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 wcdma_rci.c

📁 OMAP1030 处理器的ARM 侧硬件测试代码 OMAP1030 是TI的双核处理器
💻 C
📖 第 1 页 / 共 5 页
字号:
global_test = 0;
//RES_Set(MULTI_GCC_22_CTL_2_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_GCC_22_CTL_2_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_GCC_22_CTL_2_OFFSET) & 0xFFFF);
RES_Set((MULTI_GCC_22_CTL_2 & MULTI_GCC_22_CTL_2_RD_MASK) >> 16);
RES_Set((MULTI_GCC_22_CTL_2 & MULTI_GCC_22_CTL_2_RD_MASK) & 0xFFFF);
RES_Set((MULTI_GCC_22_CTL_2_RES_VAL & MULTI_GCC_22_CTL_2_RD_MASK) >> 16);
RES_Set((MULTI_GCC_22_CTL_2_RES_VAL & MULTI_GCC_22_CTL_2_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((MULTI_GCC_23_CTL_0 & MULTI_GCC_23_CTL_0_RD_MASK) == (MULTI_GCC_23_CTL_0_RES_VAL & MULTI_GCC_23_CTL_0_RD_MASK)) ) {
global_test = 0;
//RES_Set(MULTI_GCC_23_CTL_0_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_GCC_23_CTL_0_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_GCC_23_CTL_0_OFFSET) & 0xFFFF);
RES_Set((MULTI_GCC_23_CTL_0 & MULTI_GCC_23_CTL_0_RD_MASK) >> 16);
RES_Set((MULTI_GCC_23_CTL_0 & MULTI_GCC_23_CTL_0_RD_MASK) & 0xFFFF);
RES_Set((MULTI_GCC_23_CTL_0_RES_VAL & MULTI_GCC_23_CTL_0_RD_MASK) >> 16);
RES_Set((MULTI_GCC_23_CTL_0_RES_VAL & MULTI_GCC_23_CTL_0_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((MULTI_GCC_23_CTL_1 & MULTI_GCC_23_CTL_1_RD_MASK) == (MULTI_GCC_23_CTL_1_RES_VAL & MULTI_GCC_23_CTL_1_RD_MASK)) ) {
global_test = 0;
//RES_Set(MULTI_GCC_23_CTL_1_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_GCC_23_CTL_1_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_GCC_23_CTL_1_OFFSET) & 0xFFFF);
RES_Set((MULTI_GCC_23_CTL_1 & MULTI_GCC_23_CTL_1_RD_MASK) >> 16);
RES_Set((MULTI_GCC_23_CTL_1 & MULTI_GCC_23_CTL_1_RD_MASK) & 0xFFFF);
RES_Set((MULTI_GCC_23_CTL_1_RES_VAL & MULTI_GCC_23_CTL_1_RD_MASK) >> 16);
RES_Set((MULTI_GCC_23_CTL_1_RES_VAL & MULTI_GCC_23_CTL_1_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((MULTI_GCC_23_CTL_2 & MULTI_GCC_23_CTL_2_RD_MASK) == (MULTI_GCC_23_CTL_2_RES_VAL & MULTI_GCC_23_CTL_2_RD_MASK)) ) {
global_test = 0;
//RES_Set(MULTI_GCC_23_CTL_2_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_GCC_23_CTL_2_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_GCC_23_CTL_2_OFFSET) & 0xFFFF);
RES_Set((MULTI_GCC_23_CTL_2 & MULTI_GCC_23_CTL_2_RD_MASK) >> 16);
RES_Set((MULTI_GCC_23_CTL_2 & MULTI_GCC_23_CTL_2_RD_MASK) & 0xFFFF);
RES_Set((MULTI_GCC_23_CTL_2_RES_VAL & MULTI_GCC_23_CTL_2_RD_MASK) >> 16);
RES_Set((MULTI_GCC_23_CTL_2_RES_VAL & MULTI_GCC_23_CTL_2_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((SPI_CS_CTL & SPI_CS_CTL_RD_MASK) == (SPI_CS_CTL_RES_VAL & SPI_CS_CTL_RD_MASK)) ) {
global_test = 0;
//RES_Set(SPI_CS_CTL_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SPI_CS_CTL_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SPI_CS_CTL_OFFSET) & 0xFFFF);
RES_Set((SPI_CS_CTL & SPI_CS_CTL_RD_MASK) >> 16);
RES_Set((SPI_CS_CTL & SPI_CS_CTL_RD_MASK) & 0xFFFF);
RES_Set((SPI_CS_CTL_RES_VAL & SPI_CS_CTL_RD_MASK) >> 16);
RES_Set((SPI_CS_CTL_RES_VAL & SPI_CS_CTL_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((GCC_OFFSET & GCC_OFFSET_RD_MASK) == (GCC_OFFSET_RES_VAL & GCC_OFFSET_RD_MASK)) ) {
global_test = 0;
//RES_Set(GCC_OFFSET_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + GCC_OFFSET_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + GCC_OFFSET_OFFSET) & 0xFFFF);
RES_Set((GCC_OFFSET & GCC_OFFSET_RD_MASK) >> 16);
RES_Set((GCC_OFFSET & GCC_OFFSET_RD_MASK) & 0xFFFF);
RES_Set((GCC_OFFSET_RES_VAL & GCC_OFFSET_RD_MASK) >> 16);
RES_Set((GCC_OFFSET_RES_VAL & GCC_OFFSET_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((MULTI_INT_STAT & MULTI_INT_STAT_RD_MASK) == (MULTI_INT_STAT_RES_VAL & MULTI_INT_STAT_RD_MASK)) ) {
global_test = 0;
//RES_Set(MULTI_INT_STAT_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_INT_STAT_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_INT_STAT_OFFSET) & 0xFFFF);
RES_Set((MULTI_INT_STAT & MULTI_INT_STAT_RD_MASK) >> 16);
RES_Set((MULTI_INT_STAT & MULTI_INT_STAT_RD_MASK) & 0xFFFF);
RES_Set((MULTI_INT_STAT_RES_VAL & MULTI_INT_STAT_RD_MASK) >> 16);
RES_Set((MULTI_INT_STAT_RES_VAL & MULTI_INT_STAT_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((MULTI_INT_CLR & MULTI_INT_CLR_RD_MASK) == (MULTI_INT_CLR_RES_VAL & MULTI_INT_CLR_RD_MASK)) ) {
global_test = 0;
//RES_Set(MULTI_INT_CLR_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_INT_CLR_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_INT_CLR_OFFSET) & 0xFFFF);
RES_Set((MULTI_INT_CLR & MULTI_INT_CLR_RD_MASK) >> 16);
RES_Set((MULTI_INT_CLR & MULTI_INT_CLR_RD_MASK) & 0xFFFF);
RES_Set((MULTI_INT_CLR_RES_VAL & MULTI_INT_CLR_RD_MASK) >> 16);
RES_Set((MULTI_INT_CLR_RES_VAL & MULTI_INT_CLR_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((MULTI_IMMED_CTL & MULTI_IMMED_CTL_RD_MASK) == (MULTI_IMMED_CTL_RES_VAL & MULTI_IMMED_CTL_RD_MASK)) ) {
global_test = 0;
//RES_Set(MULTI_IMMED_CTL_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_IMMED_CTL_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + MULTI_IMMED_CTL_OFFSET) & 0xFFFF);
RES_Set((MULTI_IMMED_CTL & MULTI_IMMED_CTL_RD_MASK) >> 16);
RES_Set((MULTI_IMMED_CTL & MULTI_IMMED_CTL_RD_MASK) & 0xFFFF);
RES_Set((MULTI_IMMED_CTL_RES_VAL & MULTI_IMMED_CTL_RD_MASK) >> 16);
RES_Set((MULTI_IMMED_CTL_RES_VAL & MULTI_IMMED_CTL_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((CHIPSX4_TO_WAIT & CHIPSX4_TO_WAIT_RD_MASK) == (CHIPSX4_TO_WAIT_RES_VAL & CHIPSX4_TO_WAIT_RD_MASK)) ) {
global_test = 0;
//RES_Set(CHIPSX4_TO_WAIT_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + CHIPSX4_TO_WAIT_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + CHIPSX4_TO_WAIT_OFFSET) & 0xFFFF);
RES_Set((CHIPSX4_TO_WAIT & CHIPSX4_TO_WAIT_RD_MASK) >> 16);
RES_Set((CHIPSX4_TO_WAIT & CHIPSX4_TO_WAIT_RD_MASK) & 0xFFFF);
RES_Set((CHIPSX4_TO_WAIT_RES_VAL & CHIPSX4_TO_WAIT_RD_MASK) >> 16);
RES_Set((CHIPSX4_TO_WAIT_RES_VAL & CHIPSX4_TO_WAIT_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((SYNC_GPIO_0_CTL_0 & SYNC_GPIO_0_CTL_0_RD_MASK) == (SYNC_GPIO_0_CTL_0_RES_VAL & SYNC_GPIO_0_CTL_0_RD_MASK)) ) {
global_test = 0;
//RES_Set(SYNC_GPIO_0_CTL_0_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_0_CTL_0_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_0_CTL_0_OFFSET) & 0xFFFF);
RES_Set((SYNC_GPIO_0_CTL_0 & SYNC_GPIO_0_CTL_0_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_0_CTL_0 & SYNC_GPIO_0_CTL_0_RD_MASK) & 0xFFFF);
RES_Set((SYNC_GPIO_0_CTL_0_RES_VAL & SYNC_GPIO_0_CTL_0_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_0_CTL_0_RES_VAL & SYNC_GPIO_0_CTL_0_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((SYNC_GPIO_0_CTL_1 & SYNC_GPIO_0_CTL_1_RD_MASK) == (SYNC_GPIO_0_CTL_1_RES_VAL & SYNC_GPIO_0_CTL_1_RD_MASK)) ) {
global_test = 0;
//RES_Set(SYNC_GPIO_0_CTL_1_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_0_CTL_1_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_0_CTL_1_OFFSET) & 0xFFFF);
RES_Set((SYNC_GPIO_0_CTL_1 & SYNC_GPIO_0_CTL_1_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_0_CTL_1 & SYNC_GPIO_0_CTL_1_RD_MASK) & 0xFFFF);
RES_Set((SYNC_GPIO_0_CTL_1_RES_VAL & SYNC_GPIO_0_CTL_1_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_0_CTL_1_RES_VAL & SYNC_GPIO_0_CTL_1_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((SYNC_GPIO_1_CTL_0 & SYNC_GPIO_1_CTL_0_RD_MASK) == (SYNC_GPIO_1_CTL_0_RES_VAL & SYNC_GPIO_1_CTL_0_RD_MASK)) ) {
global_test = 0;
//RES_Set(SYNC_GPIO_1_CTL_0_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_1_CTL_0_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_1_CTL_0_OFFSET) & 0xFFFF);
RES_Set((SYNC_GPIO_1_CTL_0 & SYNC_GPIO_1_CTL_0_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_1_CTL_0 & SYNC_GPIO_1_CTL_0_RD_MASK) & 0xFFFF);
RES_Set((SYNC_GPIO_1_CTL_0_RES_VAL & SYNC_GPIO_1_CTL_0_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_1_CTL_0_RES_VAL & SYNC_GPIO_1_CTL_0_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((SYNC_GPIO_1_CTL_1 & SYNC_GPIO_1_CTL_1_RD_MASK) == (SYNC_GPIO_1_CTL_1_RES_VAL & SYNC_GPIO_1_CTL_1_RD_MASK)) ) {
global_test = 0;
//RES_Set(SYNC_GPIO_1_CTL_1_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_1_CTL_1_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_1_CTL_1_OFFSET) & 0xFFFF);
RES_Set((SYNC_GPIO_1_CTL_1 & SYNC_GPIO_1_CTL_1_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_1_CTL_1 & SYNC_GPIO_1_CTL_1_RD_MASK) & 0xFFFF);
RES_Set((SYNC_GPIO_1_CTL_1_RES_VAL & SYNC_GPIO_1_CTL_1_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_1_CTL_1_RES_VAL & SYNC_GPIO_1_CTL_1_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((SYNC_GPIO_2_CTL_0 & SYNC_GPIO_2_CTL_0_RD_MASK) == (SYNC_GPIO_2_CTL_0_RES_VAL & SYNC_GPIO_2_CTL_0_RD_MASK)) ) {
global_test = 0;
//RES_Set(SYNC_GPIO_2_CTL_0_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_2_CTL_0_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_2_CTL_0_OFFSET) & 0xFFFF);
RES_Set((SYNC_GPIO_2_CTL_0 & SYNC_GPIO_2_CTL_0_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_2_CTL_0 & SYNC_GPIO_2_CTL_0_RD_MASK) & 0xFFFF);
RES_Set((SYNC_GPIO_2_CTL_0_RES_VAL & SYNC_GPIO_2_CTL_0_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_2_CTL_0_RES_VAL & SYNC_GPIO_2_CTL_0_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((SYNC_GPIO_2_CTL_1 & SYNC_GPIO_2_CTL_1_RD_MASK) == (SYNC_GPIO_2_CTL_1_RES_VAL & SYNC_GPIO_2_CTL_1_RD_MASK)) ) {
global_test = 0;
//RES_Set(SYNC_GPIO_2_CTL_1_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_2_CTL_1_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_2_CTL_1_OFFSET) & 0xFFFF);
RES_Set((SYNC_GPIO_2_CTL_1 & SYNC_GPIO_2_CTL_1_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_2_CTL_1 & SYNC_GPIO_2_CTL_1_RD_MASK) & 0xFFFF);
RES_Set((SYNC_GPIO_2_CTL_1_RES_VAL & SYNC_GPIO_2_CTL_1_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_2_CTL_1_RES_VAL & SYNC_GPIO_2_CTL_1_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((SYNC_GPIO_3_CTL_0 & SYNC_GPIO_3_CTL_0_RD_MASK) == (SYNC_GPIO_3_CTL_0_RES_VAL & SYNC_GPIO_3_CTL_0_RD_MASK)) ) {
global_test = 0;
//RES_Set(SYNC_GPIO_3_CTL_0_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_3_CTL_0_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_3_CTL_0_OFFSET) & 0xFFFF);
RES_Set((SYNC_GPIO_3_CTL_0 & SYNC_GPIO_3_CTL_0_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_3_CTL_0 & SYNC_GPIO_3_CTL_0_RD_MASK) & 0xFFFF);
RES_Set((SYNC_GPIO_3_CTL_0_RES_VAL & SYNC_GPIO_3_CTL_0_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_3_CTL_0_RES_VAL & SYNC_GPIO_3_CTL_0_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((SYNC_GPIO_3_CTL_1 & SYNC_GPIO_3_CTL_1_RD_MASK) == (SYNC_GPIO_3_CTL_1_RES_VAL & SYNC_GPIO_3_CTL_1_RD_MASK)) ) {
global_test = 0;
//RES_Set(SYNC_GPIO_3_CTL_1_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_3_CTL_1_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_3_CTL_1_OFFSET) & 0xFFFF);
RES_Set((SYNC_GPIO_3_CTL_1 & SYNC_GPIO_3_CTL_1_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_3_CTL_1 & SYNC_GPIO_3_CTL_1_RD_MASK) & 0xFFFF);
RES_Set((SYNC_GPIO_3_CTL_1_RES_VAL & SYNC_GPIO_3_CTL_1_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_3_CTL_1_RES_VAL & SYNC_GPIO_3_CTL_1_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if ( !((SYNC_GPIO_4_CTL_0 & SYNC_GPIO_4_CTL_0_RD_MASK) == (SYNC_GPIO_4_CTL_0_RES_VAL & SYNC_GPIO_4_CTL_0_RD_MASK)) ) {
global_test = 0;
//RES_Set(SYNC_GPIO_4_CTL_0_BAD_RESET_VALUE);
RES_Set(START_ARRAY_DATA);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_4_CTL_0_OFFSET) >> 16);
RES_Set((WCDMA_CS_LB + WCDMA_RCI_BASE_ADDR + SYNC_GPIO_4_CTL_0_OFFSET) & 0xFFFF);
RES_Set((SYNC_GPIO_4_CTL_0 & SYNC_GPIO_4_CTL_0_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_4_CTL_0 & SYNC_GPIO_4_CTL_0_RD_MASK) & 0xFFFF);
RES_Set((SYNC_GPIO_4_CTL_0_RES_VAL & SYNC_GPIO_4_CTL_0_RD_MASK) >> 16);
RES_Set((SYNC_GPIO_4_CTL_0_RES_VAL & SYNC_GPIO_4_CTL_0_RD_MASK) & 0xFFFF);
RES_Set(END_ARRAY_DATA);
}
if 

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -