📄 top.sta.rpt
字号:
+-------------------+------------+--------+--------+------------+--------------------------------------------------------------------------+
; Data Port ; Clock Port ; Rise ; Fall ; Clock Edge ; Clock Reference ;
+-------------------+------------+--------+--------+------------+--------------------------------------------------------------------------+
; codec_lrclk ; clk0 ; 4.779 ; 4.540 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; codec_mclk ; clk0 ; 4.762 ; 4.521 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; codec_sclk ; clk0 ; 4.385 ; 4.168 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; codec_sdin ; clk0 ; 6.412 ; 5.945 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; csn_o ; clk0 ; 4.960 ; 5.177 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; eth_md_io ; clk0 ; 7.572 ; 7.041 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; eth_mdc_o ; clk0 ; 6.094 ; 5.752 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; flash_csn_o ; clk0 ; 4.853 ; 5.084 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; flash_mosi_o ; clk0 ; 5.506 ; 5.253 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; flash_sck_o ; clk0 ; 4.750 ; 4.554 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; mosi_o ; clk0 ; 5.390 ; 5.091 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; ps2_clk ; clk0 ; 4.236 ; 4.383 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; ps2_data ; clk0 ; 5.472 ; 5.805 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sck_o ; clk0 ; 5.943 ; 5.492 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_addx[*] ; clk0 ; 18.904 ; 17.992 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_addx[0] ; clk0 ; 16.203 ; 15.701 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_addx[1] ; clk0 ; 16.068 ; 15.694 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_addx[2] ; clk0 ; 17.754 ; 16.570 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_addx[3] ; clk0 ; 18.904 ; 17.992 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_addx[4] ; clk0 ; 16.910 ; 16.202 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_addx[5] ; clk0 ; 18.099 ; 17.494 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_addx[6] ; clk0 ; 15.922 ; 15.516 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_addx[7] ; clk0 ; 14.778 ; 14.365 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_addx[8] ; clk0 ; 17.828 ; 17.123 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_addx[9] ; clk0 ; 16.285 ; 15.716 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_addx[10] ; clk0 ; 16.977 ; 17.900 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_addx[11] ; clk0 ; 17.640 ; 17.001 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_ba[*] ; clk0 ; 15.050 ; 14.705 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_ba[0] ; clk0 ; 15.050 ; 14.705 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_ba[1] ; clk0 ; 14.582 ; 14.091 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_cas_l ; clk0 ; 4.937 ; 5.154 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_cs_l ; clk0 ; 5.149 ; 5.487 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[*] ; clk0 ; 17.465 ; 16.981 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[0] ; clk0 ; 14.818 ; 14.197 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[1] ; clk0 ; 15.424 ; 14.798 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[2] ; clk0 ; 15.117 ; 14.472 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[3] ; clk0 ; 15.617 ; 14.972 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[4] ; clk0 ; 14.877 ; 14.255 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[5] ; clk0 ; 17.162 ; 16.397 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[6] ; clk0 ; 15.087 ; 14.429 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[7] ; clk0 ; 15.018 ; 14.736 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[8] ; clk0 ; 17.465 ; 16.981 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[9] ; clk0 ; 15.943 ; 15.184 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[10] ; clk0 ; 15.237 ; 14.608 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[11] ; clk0 ; 15.982 ; 15.178 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[12] ; clk0 ; 14.494 ; 14.003 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[13] ; clk0 ; 16.616 ; 15.830 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[14] ; clk0 ; 15.110 ; 14.752 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[15] ; clk0 ; 14.445 ; 14.334 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[16] ; clk0 ; 14.247 ; 13.688 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[17] ; clk0 ; 16.119 ; 15.654 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[18] ; clk0 ; 15.264 ; 14.546 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[19] ; clk0 ; 14.422 ; 13.906 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[20] ; clk0 ; 15.323 ; 14.904 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[21] ; clk0 ; 14.812 ; 14.208 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[22] ; clk0 ; 16.046 ; 15.715 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[23] ; clk0 ; 14.795 ; 14.229 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[24] ; clk0 ; 14.602 ; 14.346 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[25] ; clk0 ; 15.988 ; 15.354 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[26] ; clk0 ; 17.318 ; 16.720 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[27] ; clk0 ; 15.964 ; 15.347 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[28] ; clk0 ; 16.708 ; 15.826 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[29] ; clk0 ; 15.082 ; 14.499 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[30] ; clk0 ; 14.841 ; 14.371 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_data[31] ; clk0 ; 15.651 ; 15.316 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_dqm[*] ; clk0 ; 5.426 ; 5.762 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_dqm[0] ; clk0 ; 5.426 ; 5.762 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_dqm[1] ; clk0 ; 5.245 ; 5.555 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_dqm[2] ; clk0 ; 4.973 ; 5.326 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_dqm[3] ; clk0 ; 5.330 ; 5.626 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_ras_l ; clk0 ; 5.238 ; 5.537 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; sdram_wr_l ; clk0 ; 5.039 ; 5.266 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; uart_tx_o ; clk0 ; 6.819 ; 6.594 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; vga_lcd_blanc ; clk0 ; 5.572 ; 5.299 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; vga_lcd_blue[*] ; clk0 ; 7.447 ; 6.915 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; vga_lcd_blue[0] ; clk0 ; 6.060 ; 5.627 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; vga_lcd_blue[1] ; clk0 ; 7.447 ; 6.915 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; vga_lcd_blue[2] ; clk0 ; 6.500 ; 5.941 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; vga_lcd_blue[3] ; clk0 ; 6.024 ; 5.576 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; vga_lcd_blue[4] ; clk0 ; 5.742 ; 5.379 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; vga_lcd_blue[5] ; clk0 ; 5.362 ; 5.018 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; vga_lcd_blue[6] ; clk0 ; 4.675 ; 4.487 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; vga_lcd_blue[7] ; clk0 ; 4.889 ; 4.650 ; Rise ; aaa:clk_module|altpll:altpll_component|altpll_l4a1:auto_generated|clk[0] ;
; vga_lcd_csync ; clk0 ; 5.144 ; 4.917 ; Rise ; aaa:clk_module|altpll:altp
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -