📄 mypaomadeng.tan.rpt
字号:
; Number of source nodes to report per destination node ; 10 ; ; ; ;
; Number of destination nodes to report ; 10 ; ; ; ;
; Number of paths to report ; 200 ; ; ; ;
; Report Minimum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Perform Multicorner Analysis ; On ; ; ; ;
; Reports the worst-case path for each clock domain and analysis ; Off ; ; ; ;
+----------------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+----------------------------+----------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+----------------------------+----------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[13] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[11] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[12] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[10] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[6] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[9] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[8] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[7] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[5] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[4] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[3] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[2] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[1] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 175.81 MHz ( period = 5.688 ns ) ; int_div:inst3|DCLK_DIV[6] ; int_div:inst3|DCLK_DIV[0] ; clk ; clk ; None ; None ; 5.424 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[13] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[11] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[12] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[10] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[6] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[9] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[8] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[7] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[5] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[4] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[3] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[2] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[1] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[0] ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[13] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[11] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[12] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[10] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[6] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[9] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[8] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[7] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[5] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[4] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[3] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[2] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[1] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.53 MHz ( period = 5.390 ns ) ; int_div:inst3|DCLK_DIV[8] ; int_div:inst3|DCLK_DIV[0] ; clk ; clk ; None ; None ; 5.126 ns ;
; N/A ; 185.56 MHz ( period = 5.389 ns ) ; int_div:inst3|DCLK_DIV[11] ; int_div:inst3|DCLK_DIV[13] ; clk ; clk ; None ; None ; 5.125 ns ;
; N/A ; 185.56 MHz ( period = 5.389 ns ) ; int_div:inst3|DCLK_DIV[11] ; int_div:inst3|DCLK_DIV[11] ; clk ; clk ; None ; None ; 5.125 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -