clkscan1.tan.rpt
来自「采用Quartus2编写的数码管扫描显示电路 共有三个电路 电路1:当按下启」· RPT 代码 · 共 341 行 · 第 1/5 页
RPT
341 行
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; Off ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; NONE ; 0.000 ns ; 0.000 ns ; NONE ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+--------------------------+----------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+--------------------------+----------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 66.87 MHz ( period = 14.954 ns ) ; clkscan:inst5|enable ; clkscan:inst5|scan_data[2] ; clk ; clk ; None ; None ; 2.185 ns ;
; N/A ; 66.87 MHz ( period = 14.954 ns ) ; clkscan:inst5|enable ; clkscan:inst5|scan_data[1] ; clk ; clk ; None ; None ; 2.185 ns ;
; N/A ; 69.21 MHz ( period = 14.448 ns ) ; clkscan:inst5|enable ; clkscan:inst5|scan_data[3] ; clk ; clk ; None ; None ; 1.932 ns ;
; N/A ; 77.98 MHz ( period = 12.824 ns ) ; clkscan:inst5|enable ; clkscan:inst5|scan_data[0] ; clk ; clk ; None ; None ; 1.120 ns ;
; N/A ; 154.06 MHz ( period = 6.491 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|counter2[0] ; clk ; clk ; None ; None ; 6.230 ns ;
; N/A ; 154.08 MHz ( period = 6.490 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|counter2[2] ; clk ; clk ; None ; None ; 6.229 ns ;
; N/A ; 154.08 MHz ( period = 6.490 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|counter2[1] ; clk ; clk ; None ; None ; 6.229 ns ;
; N/A ; 154.08 MHz ( period = 6.490 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|counter2[3] ; clk ; clk ; None ; None ; 6.229 ns ;
; N/A ; 154.08 MHz ( period = 6.490 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|counter2[4] ; clk ; clk ; None ; None ; 6.229 ns ;
; N/A ; 154.08 MHz ( period = 6.490 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|counter2[5] ; clk ; clk ; None ; None ; 6.229 ns ;
; N/A ; 158.33 MHz ( period = 6.316 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|counter1[11] ; clk ; clk ; None ; None ; 6.055 ns ;
; N/A ; 168.61 MHz ( period = 5.931 ns ) ; clkdiv:inst|counter1[10] ; clkdiv:inst|counter2[0] ; clk ; clk ; None ; None ; 5.670 ns ;
; N/A ; 168.63 MHz ( period = 5.930 ns ) ; clkdiv:inst|counter1[10] ; clkdiv:inst|counter2[2] ; clk ; clk ; None ; None ; 5.669 ns ;
; N/A ; 168.63 MHz ( period = 5.930 ns ) ; clkdiv:inst|counter1[10] ; clkdiv:inst|counter2[1] ; clk ; clk ; None ; None ; 5.669 ns ;
; N/A ; 168.63 MHz ( period = 5.930 ns ) ; clkdiv:inst|counter1[10] ; clkdiv:inst|counter2[3] ; clk ; clk ; None ; None ; 5.669 ns ;
; N/A ; 168.63 MHz ( period = 5.930 ns ) ; clkdiv:inst|counter1[10] ; clkdiv:inst|counter2[4] ; clk ; clk ; None ; None ; 5.669 ns ;
; N/A ; 168.63 MHz ( period = 5.930 ns ) ; clkdiv:inst|counter1[10] ; clkdiv:inst|counter2[5] ; clk ; clk ; None ; None ; 5.669 ns ;
; N/A ; 170.10 MHz ( period = 5.879 ns ) ; button:inst4|cnt[0]~reg0 ; button:inst4|cnt[6]~reg0 ; clk ; clk ; None ; None ; 5.618 ns ;
; N/A ; 170.15 MHz ( period = 5.877 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|counter1[10] ; clk ; clk ; None ; None ; 5.616 ns ;
; N/A ; 170.30 MHz ( period = 5.872 ns ) ; button:inst3|cnt[0]~reg0 ; button:inst3|cnt[6]~reg0 ; clk ; clk ; None ; None ; 5.611 ns ;
; N/A ; 173.73 MHz ( period = 5.756 ns ) ; clkdiv:inst|counter1[10] ; clkdiv:inst|counter1[11] ; clk ; clk ; None ; None ; 5.495 ns ;
; N/A ; 175.16 MHz ( period = 5.709 ns ) ; button:inst4|cnt[2]~reg0 ; button:inst4|cnt[6]~reg0 ; clk ; clk ; None ; None ; 5.448 ns ;
; N/A ; 175.22 MHz ( period = 5.707 ns ) ; button:inst3|cnt[2]~reg0 ; button:inst3|cnt[6]~reg0 ; clk ; clk ; None ; None ; 5.446 ns ;
; N/A ; 175.22 MHz ( period = 5.707 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|counter2[6] ; clk ; clk ; None ; None ; 5.446 ns ;
; N/A ; 175.22 MHz ( period = 5.707 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|counter2[7] ; clk ; clk ; None ; None ; 5.446 ns ;
; N/A ; 175.22 MHz ( period = 5.707 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|clk_4Hz ; clk ; clk ; None ; None ; 5.446 ns ;
; N/A ; 175.38 MHz ( period = 5.702 ns ) ; button:inst4|cnt[3]~reg0 ; button:inst4|cnt[6]~reg0 ; clk ; clk ; None ; None ; 5.441 ns ;
; N/A ; 175.59 MHz ( period = 5.695 ns ) ; button:inst3|cnt[3]~reg0 ; button:inst3|cnt[6]~reg0 ; clk ; clk ; None ; None ; 5.434 ns ;
; N/A ; 177.56 MHz ( period = 5.632 ns ) ; button:inst4|cnt[1]~reg0 ; button:inst4|cnt[6]~reg0 ; clk ; clk ; None ; None ; 5.371 ns ;
; N/A ; 177.78 MHz ( period = 5.625 ns ) ; button:inst3|cnt[1]~reg0 ; button:inst3|cnt[6]~reg0 ; clk ; clk ; None ; None ; 5.364 ns ;
; N/A ; 180.86 MHz ( period = 5.529 ns ) ; button:inst4|cnt[5]~reg0 ; button:inst4|cnt[6]~reg0 ; clk ; clk ; None ; None ; 5.268 ns ;
; N/A ; 181.09 MHz ( period = 5.522 ns ) ; button:inst3|cnt[5]~reg0 ; button:inst3|cnt[6]~reg0 ; clk ; clk ; None ; None ; 5.261 ns ;
; N/A ; 183.42 MHz ( period = 5.452 ns ) ; button:inst4|cnt[4]~reg0 ; button:inst4|cnt[6]~reg0 ; clk ; clk ; None ; None ; 5.191 ns ;
; N/A ; 183.65 MHz ( period = 5.445 ns ) ; button:inst3|cnt[4]~reg0 ; button:inst3|cnt[6]~reg0 ; clk ; clk ; None ; None ; 5.184 ns ;
; N/A ; 188.08 MHz ( period = 5.317 ns ) ; clkdiv:inst|counter1[10] ; clkdiv:inst|counter1[10] ; clk ; clk ; None ; None ; 5.056 ns ;
; N/A ; 188.86 MHz ( period = 5.295 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|counter1[9] ; clk ; clk ; None ; None ; 5.034 ns ;
; N/A ; 188.86 MHz ( period = 5.295 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|counter1[5] ; clk ; clk ; None ; None ; 5.034 ns ;
; N/A ; 188.93 MHz ( period = 5.293 ns ) ; clkdiv:inst|counter1[11] ; clkdiv:inst|counter1[14] ; clk ; clk ; None ; None ; 5.032 ns ;
; N/A ; 192.42 MHz ( period = 5.197 ns ) ; button:inst3|cnt[0]~reg0 ; button:inst3|cnt[2]~reg0 ; clk ; clk ; None ; None ; 4.936 ns ;
; N/A ; 192.42 MHz ( period = 5.197 ns ) ; button:inst4|cnt[0]~reg0 ; button:inst4|cnt[2]~reg0 ; clk ; clk ; None ; None ; 4.936 ns ;
; N/A ; 194.29 MHz ( period = 5.147 ns ) ; clkdiv:inst|counter1[10] ; clkdiv:inst|counter2[6] ; clk ; clk ; None ; None ; 4.886 ns ;
; N/A ; 194.29 MHz ( period = 5.147 ns ) ; clkdiv:inst|counter1[10] ; clkdiv:inst|counter2[7] ; clk ; clk ; None ; None ; 4.886 ns ;
; N/A ; 194.29 MHz ( period = 5.147 ns ) ; clkdiv:inst|counter1[10] ; clkdiv:inst|clk_4Hz ; clk ; clk ; None ; None ; 4.886 ns ;
; N/A ; 197.78 MHz ( period = 5.056 ns ) ; clkdiv:inst|counter1[12] ; clkdiv:inst|counter2[0] ; clk ; clk ; None ; None ; 4.835 ns ;
; N/A ; 197.82 MHz ( period = 5.055 ns ) ; clkdiv:inst|counter1[12] ; clkdiv:inst|counter2[2] ; clk ; clk ; None ; None ; 4.834 ns ;
; N/A ; 197.82 MHz ( period = 5.055 ns ) ; clkdiv:inst|counter1[12] ; clkdiv:inst|counter2[1] ; clk ; clk ; None ; None ; 4.834 ns ;
; N/A ; 197.82 MHz ( period = 5.055 ns ) ; clkdiv:inst|counter1[12] ; clkdiv:inst|counter2[3] ; clk ; clk ; None ; None ; 4.834 ns ;
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?