📄 timer.v
字号:
module timer(clk,reset,start,sec,min,hour,day);
input clk,reset,start; // Tclk=0.25s
output[7:0] sec,min,hour;
output day;
reg[7:0] sec,min,hour;
reg min_clk,h_clk,day;
reg started; // 中间变量,用于将start脉冲信号转变为电平信号
always @(negedge reset or negedge start) //(1)将startn脉冲信号转变为电平信号
begin
if(!reset)started=0;
else started=1;
end
always@(posedge clk or negedge reset) //(2)秒计时
begin
if(!reset)begin sec=0;min_clk=0;end
else if(started)
begin
if(sec==59)
begin
min_clk=1;
sec=0;
end
else
begin
min_clk=0;
sec=sec+1;
end
end
else begin sec=0;min_clk=0;end
end
always @(posedge min_clk or negedge reset)//(3)分计时
begin
if(!reset)
begin
min=0;
end
else
begin
if(min==59)
begin
h_clk=1;
min=0;
end
else
begin
h_clk=0;
min=min+1;
end
end
end
always @(posedge h_clk or negedge reset)//(4)小时计时
begin
if(!reset)
begin
hour=0;
end
else
begin
if(hour==23)
begin
day=1;
hour=0;
end
else
begin
day=0;
hour=hour+1;
end
end
end
endmodule
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -