⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 image.tan.rpt

📁 FPGA控制LCD屏幕显示图像
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; N/A                                     ; Restricted to 405.19 MHz ( period = 2.468 ns )      ; vcountreg[7]            ; vcountreg[10]           ; clk        ; clk      ; None                        ; None                      ; 1.705 ns                ;
; N/A                                     ; Restricted to 405.19 MHz ( period = 2.468 ns )      ; hcountreg[5]            ; hcountreg[10]           ; clk        ; clk      ; None                        ; None                      ; 1.700 ns                ;
; N/A                                     ; Restricted to 405.19 MHz ( period = 2.468 ns )      ; hcountreg[7]            ; hcountreg[10]           ; clk        ; clk      ; None                        ; None                      ; 1.696 ns                ;
; N/A                                     ; Restricted to 405.19 MHz ( period = 2.468 ns )      ; vcountreg[3]            ; vcountreg[10]           ; clk        ; clk      ; None                        ; None                      ; 1.689 ns                ;
; N/A                                     ; Restricted to 405.19 MHz ( period = 2.468 ns )      ; hcountreg[3]            ; hcountreg[10]           ; clk        ; clk      ; None                        ; None                      ; 1.680 ns                ;
; N/A                                     ; Restricted to 405.19 MHz ( period = 2.468 ns )      ; hcountreg[8]            ; \vstart:inputa          ; clk        ; clk      ; None                        ; None                      ; 1.674 ns                ;
; N/A                                     ; Restricted to 405.19 MHz ( period = 2.468 ns )      ; vcountreg[3]            ; \fstart:inputc          ; clk        ; clk      ; None                        ; None                      ; 1.672 ns                ;
; N/A                                     ; Restricted to 405.19 MHz ( period = 2.468 ns )      ; \fstart:inputc          ; \fstart:inputd          ; clk        ; clk      ; None                        ; None                      ; 1.630 ns                ;
; N/A                                     ; Restricted to 405.19 MHz ( period = 2.468 ns )      ; vcountreg[3]            ; vcountreg[6]            ; clk        ; clk      ; None                        ; None                      ; 1.629 ns                ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ;                         ;                         ;            ;          ;                             ;                           ;                         ;
+-----------------------------------------+-----------------------------------------------------+-------------------------+-------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+


+--------------------------------------------------------------------------------------+
; tco                                                                                  ;
+-------+--------------+------------+------------------------+------------+------------+
; Slack ; Required tco ; Actual tco ; From                   ; To         ; From Clock ;
+-------+--------------+------------+------------------------+------------+------------+
; N/A   ; None         ; 13.783 ns  ; hcountreg[5]           ; de_out     ; clk        ;
; N/A   ; None         ; 13.453 ns  ; hcountreg[2]           ; de_out     ; clk        ;
; N/A   ; None         ; 13.314 ns  ; hcountreg[0]           ; de_out     ; clk        ;
; N/A   ; None         ; 13.279 ns  ; vcountreg[1]           ; de_out     ; clk        ;
; N/A   ; None         ; 13.129 ns  ; vcountreg[0]           ; de_out     ; clk        ;
; N/A   ; None         ; 13.115 ns  ; vcountreg[5]           ; de_out     ; clk        ;
; N/A   ; None         ; 13.095 ns  ; hcountreg[1]           ; de_out     ; clk        ;
; N/A   ; None         ; 13.058 ns  ; vcountreg[2]           ; de_out     ; clk        ;
; N/A   ; None         ; 13.049 ns  ; hcountreg[4]           ; de_out     ; clk        ;
; N/A   ; None         ; 12.998 ns  ; hcountreg[3]           ; de_out     ; clk        ;
; N/A   ; None         ; 12.987 ns  ; vcountreg[6]           ; de_out     ; clk        ;
; N/A   ; None         ; 12.905 ns  ; vcountreg[3]           ; de_out     ; clk        ;
; N/A   ; None         ; 12.808 ns  ; hcountreg[6]           ; de_out     ; clk        ;
; N/A   ; None         ; 12.589 ns  ; vcountreg[9]           ; de_out     ; clk        ;
; N/A   ; None         ; 12.511 ns  ; hcountreg[8]           ; de_out     ; clk        ;
; N/A   ; None         ; 12.501 ns  ; vcountreg[7]           ; de_out     ; clk        ;
; N/A   ; None         ; 12.386 ns  ; hcountreg[9]           ; de_out     ; clk        ;
; N/A   ; None         ; 12.375 ns  ; vcountreg[8]           ; de_out     ; clk        ;
; N/A   ; None         ; 12.343 ns  ; vcountreg[4]           ; de_out     ; clk        ;
; N/A   ; None         ; 12.309 ns  ; hcountreg[4]           ; hs_out     ; clk        ;
; N/A   ; None         ; 12.121 ns  ; hcountreg[7]           ; de_out     ; clk        ;
; N/A   ; None         ; 12.011 ns  ; vcountreg[10]          ; de_out     ; clk        ;
; N/A   ; None         ; 11.883 ns  ; hcountreg[2]           ; hs_out     ; clk        ;
; N/A   ; None         ; 11.666 ns  ; hcountreg[3]           ; hs_out     ; clk        ;
; N/A   ; None         ; 11.488 ns  ; vcountreg[7]           ; vs_out     ; clk        ;
; N/A   ; None         ; 11.406 ns  ; hcountreg[5]           ; hs_out     ; clk        ;
; N/A   ; None         ; 11.384 ns  ; vcountreg[8]           ; vs_out     ; clk        ;
; N/A   ; None         ; 11.274 ns  ; vcountreg[9]           ; vs_out     ; clk        ;
; N/A   ; None         ; 11.146 ns  ; vcountreg[10]          ; vs_out     ; clk        ;
; N/A   ; None         ; 11.125 ns  ; vcountreg[6]           ; vs_out     ; clk        ;
; N/A   ; None         ; 11.079 ns  ; hcountreg[1]           ; hs_out     ; clk        ;
; N/A   ; None         ; 11.064 ns  ; hcountreg[10]          ; de_out     ; clk        ;
; N/A   ; None         ; 10.908 ns  ; vcountreg[5]           ; vs_out     ; clk        ;
; N/A   ; None         ; 10.838 ns  ; hcountreg[6]           ; hs_out     ; clk        ;
; N/A   ; None         ; 10.814 ns  ; vcountreg[0]           ; vs_out     ; clk        ;
; N/A   ; None         ; 10.721 ns  ; hcountreg[8]           ; hs_out     ; clk        ;
; N/A   ; None         ; 10.714 ns  ; vcountreg[1]           ; vs_out     ; clk        ;
; N/A   ; None         ; 10.615 ns  ; hcountreg[7]           ; hs_out     ; clk        ;
; N/A   ; None         ; 10.584 ns  ; vcountreg[4]           ; vs_out     ; clk        ;
; N/A   ; None         ; 10.497 ns  ; vcountreg[2]           ; vs_out     ; clk        ;
; N/A   ; None         ; 10.343 ns  ; vcountreg[3]           ; vs_out     ; clk        ;
; N/A   ; None         ; 10.275 ns  ; hcountreg[9]           ; hs_out     ; clk        ;
; N/A   ; None         ; 9.921 ns   ; hcountreg[10]          ; hs_out     ; clk        ;
; N/A   ; None         ; 9.274 ns   ; moving_object:U1|color ; out_b_o[4] ; clk        ;
; N/A   ; None         ; 9.274 ns   ; moving_object:U1|color ; out_b_o[3] ; clk        ;
; N/A   ; None         ; 9.256 ns   ; moving_object:U1|color ; out_b_o[1] ; clk        ;
; N/A   ; None         ; 9.021 ns   ; moving_object:U1|color ; out_b_o[2] ; clk        ;
; N/A   ; None         ; 9.021 ns   ; moving_object:U1|color ; out_r_o[0] ; clk        ;
; N/A   ; None         ; 9.004 ns   ; moving_object:U1|color ; out_r_o[1] ; clk        ;
; N/A   ; None         ; 8.737 ns   ; moving_object:U1|color ; out_g_o[1] ; clk        ;
; N/A   ; None         ; 8.734 ns   ; moving_object:U1|color ; out_r_e[4] ; clk        ;
; N/A   ; None         ; 8.239 ns   ; moving_object:U1|color ; out_b_

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -