📄 wavelet_lifting_pld.pin
字号:
-- Copyright (C) 1991-2006 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
------------------------------------------------------------------------------
------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCC_INT : Dedicated power pin, which MUST be connected to VCC (2.5V).
-- VCC_IO : Dedicated power pin, which MUST be connected to VCC (Refer to
-- the table below for voltage).
-- GND : Dedicated ground pin, which MUST be connected to GND.
-- GND+ : Unused input. This pin should be connected to GND. It may also
-- be connected to a valid signal on the board (low, high, or
-- toggling) if that signal is required for a different revision
-- of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
------------------------------------------------------------------------------
Quartus II Version 6.0 Build 202 06/20/2006 Service Pack 1 SJ Full Version
CHIP "wavelet_lifting_pld" ASSIGNED TO AN: EPF10K200SRC240-3
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
TCK : 1 : input : : : :
CONF_DONE : 2 : bidir : : : :
nCEO : 3 : output : : : :
TDO : 4 : output : : : :
VCC_INT : 5 : power : : 2.5V : :
detail[7] : 6 : output : LVTTL/LVCMOS : : : N
approximation[6] : 7 : output : LVTTL/LVCMOS : : : N
GND* : 8 : : : : :
detail[28] : 9 : output : LVTTL/LVCMOS : : : N
GND_INT : 10 : gnd : : : :
GND* : 11 : : : : :
GND* : 12 : : : : :
detail[25] : 13 : output : LVTTL/LVCMOS : : : N
detail[8] : 14 : output : LVTTL/LVCMOS : : : N
GND* : 15 : : : : :
VCC_IO : 16 : power : : 3.3V : :
GND* : 17 : : : : :
detail[1] : 18 : output : LVTTL/LVCMOS : : : N
GND* : 19 : : : : :
VCC_INT : 20 : power : : 2.5V : :
approximation[7] : 21 : output : LVTTL/LVCMOS : : : N
GND_INT : 22 : gnd : : : :
approximation[4] : 23 : output : LVTTL/LVCMOS : : : N
approximation[9] : 24 : output : LVTTL/LVCMOS : : : N
approximation[26] : 25 : output : LVTTL/LVCMOS : : : N
detail[26] : 26 : output : LVTTL/LVCMOS : : : N
VCC_INT : 27 : power : : 2.5V : :
detail[19] : 28 : output : LVTTL/LVCMOS : : : N
GND* : 29 : : : : :
approximation[30] : 30 : output : LVTTL/LVCMOS : : : N
GND* : 31 : : : : :
GND_INT : 32 : gnd : : : :
detail[23] : 33 : output : LVTTL/LVCMOS : : : N
approximation[16] : 34 : output : LVTTL/LVCMOS : : : N
approximation[31] : 35 : output : LVTTL/LVCMOS : : : N
approximation[24] : 36 : output : LVTTL/LVCMOS : : : N
VCC_IO : 37 : power : : 3.3V : :
GND* : 38 : : : : :
detail[20] : 39 : output : LVTTL/LVCMOS : : : N
VCC_INT : 40 : power : : 2.5V : :
detail[0] : 41 : output : LVTTL/LVCMOS : : : N
GND_INT : 42 : gnd : : : :
detail[16] : 43 : output : LVTTL/LVCMOS : : : N
detail[21] : 44 : output : LVTTL/LVCMOS : : : N
approximation[17] : 45 : output : LVTTL/LVCMOS : : : N
detail[24] : 46 : output : LVTTL/LVCMOS : : : N
VCC_INT : 47 : power : : 2.5V : :
GND* : 48 : : : : :
s[12] : 49 : input : LVTTL/LVCMOS : : : N
s[28] : 50 : input : LVTTL/LVCMOS : : : N
GND* : 51 : : : : :
GND_INT : 52 : gnd : : : :
detail[14] : 53 : output : LVTTL/LVCMOS : : : N
GND* : 54 : : : : :
detail[9] : 55 : output : LVTTL/LVCMOS : : : N
GND* : 56 : : : : :
VCC_IO : 57 : power : : 3.3V : :
TMS : 58 : input : : : :
TRST : 59 : input : : : :
nSTATUS : 60 : bidir : : : :
detail[15] : 61 : output : LVTTL/LVCMOS : : : N
oe : 62 : output : LVTTL/LVCMOS : : : N
GND* : 63 : : : : :
detail[17] : 64 : output : LVTTL/LVCMOS : : : N
GND* : 65 : : : : :
detail[22] : 66 : output : LVTTL/LVCMOS : : : N
detail[11] : 67 : output : LVTTL/LVCMOS : : : N
GND* : 68 : : : : :
GND_INT : 69 : gnd : : : :
detail[13] : 70 : output : LVTTL/LVCMOS : : : N
s[14] : 71 : input : LVTTL/LVCMOS : : : N
detail[6] : 72 : output : LVTTL/LVCMOS : : : N
GND* : 73 : : : : :
s[17] : 74 : input : LVTTL/LVCMOS : : : N
s[9] : 75 : input : LVTTL/LVCMOS : : : N
VCC_INT : 76 : power : : 2.5V : :
VCC_IO : 77 : power : : 3.3V : :
GND* : 78 : : : : :
s[2] : 79 : input : LVTTL/LVCMOS : : : N
s[4] : 80 : input : LVTTL/LVCMOS : : : N
s[7] : 81 : input : LVTTL/LVCMOS : : : N
GND* : 82 : : : : :
GND* : 83 : : : : :
GND* : 84 : : : : :
GND_INT : 85 : gnd : : : :
GND* : 86 : : : : :
s[16] : 87 : input : LVTTL/LVCMOS : : : N
s[10] : 88 : input : LVTTL/LVCMOS : : : N
VCC_CKLK : 89 : power : : 2.5V : :
s[0] : 90 : input : LVTTL/LVCMOS : : : N
clk : 91 : input : LVTTL/LVCMOS : : : N
s[1] : 92 : input : LVTTL/LVCMOS : : : N
GND_CKLK : 93 : gnd : : : :
GND* : 94 : : : : :
s[30] : 95 : input : LVTTL/LVCMOS : : : N
VCC_INT : 96 : power : : 2.5V : :
GND* : 97 : : : : :
GND* : 98 : : : : :
approximation[18] : 99 : output : LVTTL/LVCMOS : : : N
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -