⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 i2c_altera.map.rpt

📁 视频采集
💻 RPT
📖 第 1 页 / 共 5 页
字号:
;             |altsyncram_m951:auto_generated| ; 0 (0)       ; 0            ; 8192        ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|mesure_card_top:inst5|ram256_32to1k_8:ram_s0|altsyncram:altsyncram_component|altsyncram_m951:auto_generated                               ;
;       |ram2k_2to512_8:ram_r3|                ; 0 (0)       ; 0            ; 4096        ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|mesure_card_top:inst5|ram2k_2to512_8:ram_r3                                                                                               ;
;          |altsyncram:altsyncram_component|   ; 0 (0)       ; 0            ; 4096        ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|mesure_card_top:inst5|ram2k_2to512_8:ram_r3|altsyncram:altsyncram_component                                                               ;
;             |altsyncram_8851:auto_generated| ; 0 (0)       ; 0            ; 4096        ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|mesure_card_top:inst5|ram2k_2to512_8:ram_r3|altsyncram:altsyncram_component|altsyncram_8851:auto_generated                                ;
;       |receiver:receiver1|                   ; 35 (35)     ; 22           ; 0           ; 0    ; 0            ; 13 (13)      ; 2 (2)             ; 20 (20)          ; 10 (10)         ; |I2C_ALTERA|mesure_card_top:inst5|receiver:receiver1                                                                                                  ;
;       |sdr_sdram:sdr_sdram1|                 ; 240 (49)    ; 219          ; 0           ; 0    ; 0            ; 21 (0)       ; 143 (49)          ; 76 (0)           ; 16 (0)          ; |I2C_ALTERA|mesure_card_top:inst5|sdr_sdram:sdr_sdram1                                                                                                ;
;          |command:command1|                  ; 58 (58)     ; 45           ; 0           ; 0    ; 0            ; 13 (13)      ; 9 (9)             ; 36 (36)          ; 0 (0)           ; |I2C_ALTERA|mesure_card_top:inst5|sdr_sdram:sdr_sdram1|command:command1                                                                               ;
;          |control_interface:control1|        ; 69 (69)     ; 61           ; 0           ; 0    ; 0            ; 8 (8)        ; 21 (21)           ; 40 (40)          ; 16 (16)         ; |I2C_ALTERA|mesure_card_top:inst5|sdr_sdram:sdr_sdram1|control_interface:control1                                                                     ;
;          |sdr_data_path:data_path1|          ; 64 (64)     ; 64           ; 0           ; 0    ; 0            ; 0 (0)        ; 64 (64)           ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|mesure_card_top:inst5|sdr_sdram:sdr_sdram1|sdr_data_path:data_path1                                                                       ;
;       |sdr_sdram_dsp:sdr_sdram_dsp1|         ; 126 (16)    ; 111          ; 0           ; 0    ; 0            ; 15 (0)       ; 57 (16)           ; 54 (0)           ; 16 (0)          ; |I2C_ALTERA|mesure_card_top:inst5|sdr_sdram_dsp:sdr_sdram_dsp1                                                                                        ;
;          |command_dsp:command1|              ; 30 (30)     ; 24           ; 0           ; 0    ; 0            ; 6 (6)        ; 5 (5)             ; 19 (19)          ; 0 (0)           ; |I2C_ALTERA|mesure_card_top:inst5|sdr_sdram_dsp:sdr_sdram_dsp1|command_dsp:command1                                                                   ;
;          |control_interface_dsp:control1|    ; 64 (64)     ; 55           ; 0           ; 0    ; 0            ; 9 (9)        ; 20 (20)           ; 35 (35)          ; 16 (16)         ; |I2C_ALTERA|mesure_card_top:inst5|sdr_sdram_dsp:sdr_sdram_dsp1|control_interface_dsp:control1                                                         ;
;          |sdr_data_path_dsp:data_path1|      ; 16 (16)     ; 16           ; 0           ; 0    ; 0            ; 0 (0)        ; 16 (16)           ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|mesure_card_top:inst5|sdr_sdram_dsp:sdr_sdram_dsp1|sdr_data_path_dsp:data_path1                                                           ;
;       |sender_video:sender_video0|           ; 93 (84)     ; 72           ; 264         ; 0    ; 0            ; 21 (18)      ; 46 (46)           ; 26 (20)          ; 17 (10)         ; |I2C_ALTERA|mesure_card_top:inst5|sender_video:sender_video0                                                                                          ;
;          |altshift_taps:qd_reg_dly2_rtl_0|   ; 9 (0)       ; 6            ; 264         ; 0    ; 0            ; 3 (0)        ; 0 (0)             ; 6 (0)            ; 7 (0)           ; |I2C_ALTERA|mesure_card_top:inst5|sender_video:sender_video0|altshift_taps:qd_reg_dly2_rtl_0                                                          ;
;             |shift_taps_hkg:auto_generated|  ; 9 (0)       ; 6            ; 264         ; 0    ; 0            ; 3 (0)        ; 0 (0)             ; 6 (0)            ; 7 (0)           ; |I2C_ALTERA|mesure_card_top:inst5|sender_video:sender_video0|altshift_taps:qd_reg_dly2_rtl_0|shift_taps_hkg:auto_generated                            ;
;                |altsyncram_2uu:altsyncram2|  ; 0 (0)       ; 0            ; 264         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|mesure_card_top:inst5|sender_video:sender_video0|altshift_taps:qd_reg_dly2_rtl_0|shift_taps_hkg:auto_generated|altsyncram_2uu:altsyncram2 ;
;                |cntr_ngc:cntr1|              ; 9 (9)       ; 6            ; 0           ; 0    ; 0            ; 3 (3)        ; 0 (0)             ; 6 (6)            ; 7 (7)           ; |I2C_ALTERA|mesure_card_top:inst5|sender_video:sender_video0|altshift_taps:qd_reg_dly2_rtl_0|shift_taps_hkg:auto_generated|cntr_ngc:cntr1             ;
;    |rom_sel:inst20|                          ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |I2C_ALTERA|rom_sel:inst20                                                                                                                            ;
+----------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------------------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis RAM Summary                                                                                                                                                                                                                                                                ;
+------------------------------------------------------------------------------------------------------------------------------------------------------+------+------------------+--------------+--------------+--------------+--------------+------+---------------------------------------------+
; Name                                                                                                                                                 ; Type ; Mode             ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Size ; MIF                                         ;
+------------------------------------------------------------------------------------------------------------------------------------------------------+------+------------------+--------------+--------------+--------------+--------------+------+---------------------------------------------+
; ENC_ROM:inst22|altsyncram:altsyncram_component|altsyncram_3mr:auto_generated|ALTSYNCRAM                                                              ; M4K  ; ROM              ; 128          ; 8            ; --           ; --           ; 1024 ; saa7128.mif                                 ;
; N_REG:inst13|altsyncram:altsyncram_component|altsyncram_brs:auto_generated|ALTSYNCRAM                                                                ; AUTO ; ROM              ; 128          ; 8            ; --           ; --           ; 1024 ; D:/RedLogic/VBuffer/CONFIG/saa7128_NTSC.mif ;
; SAA_ROM:inst2|altsyncram:altsyncram_component|altsyncram_eas:auto_generated|ALTSYNCRAM                                                               ; AUTO ; ROM              ; 128          ; 8            ; --           ; --           ; 1024 ; D:/RedLogic/VBuffer/CONFIG/saa7113.mif      ;
; mesure_card_top:inst5|ram1k_8to256_32:ram_r0|altsyncram:altsyncram_component|altsyncram_l951:auto_generated|ALTSYNCRAM                               ; AUTO ; Simple Dual Port ; 1024         ; 8            ; 256          ; 32           ; 8192 ; None                                        ;
; mesure_card_top:inst5|ram256_16to512_8:ram_s5|altsyncram:altsyncram_component|altsyncram_1751:auto_generated|ALTSYNCRAM                              ; AUTO ; Simple Dual Port ; 256          ; 16           ; 512          ; 8            ; 4096 ; None                                        ;
; mesure_card_top:inst5|ram256_32to1k_8:ram_s0|altsyncram:altsyncram_component|altsyncram_m951:auto_generated|ALTSYNCRAM                               ; AUTO ; Simple Dual Port ; 256          ; 32           ; 1024         ; 8            ; 8192 ; None                                        ;
; mesure_card_top:inst5|ram2k_2to512_8:ram_r3|altsyncram:altsyncram_component|altsyncram_8851:auto_generated|ALTSYNCRAM                                ; AUTO ; Simple Dual Port ; 2048         ; 2            ; 512          ; 8            ; 4096 ; None                                        ;
; mesure_card_top:inst5|sender_video:sender_video0|altshift_taps:qd_reg_dly2_rtl_0|shift_taps_hkg:auto_generated|altsyncram_2uu:altsyncram2|ALTSYNCRAM ; AUTO ; Simple Dual Port ; 33           ; 8            ; 33           ; 8            ; 264  ; None                                        ;
+------------------------------------------------------------------------------------------------------------------------------------------------------+------+------------------+--------------+--------------+--------------+--------------+------+---------------------------------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; State Machine - |I2C_ALTERA|i2c_cmd_7128:inst18|STATE                                                                                                                                    ;
+-------------------+------------+-------------+--------------+---------------+-------------------+------------+----------------+-------------+--------------+----------------+------------+
; Name              ; STATE.IDLE ; STATE.GEN_S ; STATE.S_WAIT ; STATE.SUBADDR ; STATE.SUBADDR_ACK ; STATE.DATA ; STATE.DATA_ACK ; STATE.GEN_P ; STATE.P_WAIT ; STATE.I2C_W_OK ; STATE.HALT ;
+-------------------+------------+-------------+--------------+---------------+-------------------+------------+----------------+-------------+--------------+----------------+------------+
; STATE.HALT        ; 0          ; 0           ; 0            ; 0             ; 0                 ; 0          ; 0              ; 0           ; 0            ; 0              ; 0          ;
; STATE.I2C_W_OK    ; 0          ; 0           ; 0            ; 0             ; 0                 ; 0          ; 0              ; 0           ; 0            ; 1              ; 1          ;
; STATE.P_WAIT      ; 0          ; 0           ; 0            ; 0             ; 0                 ; 0          ; 0              ; 0           ; 1            ; 0              ; 1          ;
; STATE.GEN_P       ; 0          ; 0           ; 0            ; 0             ; 0                 ; 0          ; 0              ; 1           ; 0            ; 0              ; 1          ;
; STATE.DATA_ACK    ; 0          ; 0           ; 0            ; 0             ; 0                 ; 0          ; 1              ; 0           ; 0            ; 0              ; 1          ;
; STATE.DATA        ; 0          ; 0           ; 0            ; 0             ; 0                 ; 1          ; 0              ; 0           ; 0            ; 0              ; 1          ;
; STATE.SUBADDR_ACK ; 0          ; 0           ; 0            ; 0             ; 1                 ; 0          ; 0              ; 0           ; 0            ; 0              ; 1          ;
; STATE.SUBADDR     ; 0          ; 0           ; 0            ; 1             ; 0                 ; 0          ; 0              ; 0           ; 0            ; 0              ; 1          ;
; STATE.S_WAIT      ; 0          ; 0           ; 1            ; 0             ; 0                 ; 0          ; 0              ; 0           ; 0            ; 0              ; 1          ;
; STATE.GEN_S       ; 0          ; 1           ; 0            ; 0             ; 0                 ; 0          ; 0              ; 0           ; 0            ; 0              ; 1          ;
; STATE.IDLE        ; 1          ; 0           ; 0            ; 0             ; 0                 ; 0          ; 0              ; 0           ; 0            ; 0              ; 1          ;
+-------------------+------------+-------------+--------------+---------------+-------------------+------------+----------------+-------------+--------------+----------------+------------+


+-------------------------------------------+
; State Machine - |I2C_ALTERA|I2C:inst17|Sx ;
+---------+---------------------------------+
; Name    ; x1                              ;
+---------+---------------------------------+
; Sx_idle ; 0                               ;
; x1      ; 1                               ;
+---------+---------------------------------+


+----------------------------------------------------+
; State Machine - |I2C_ALTERA|I2C:inst17|Ss          ;
+---------+----+-----+-----+----+-----+----+---------+
; Name    ; s3 ; s2b ; s2a ; s2 ; s1a ; s1 ; Ss_idle ;
+---------+----+-----+-----+----+-----+----+---------+
; Ss_idle ; 0  ; 0   ; 0   ; 0  ; 0   ; 0  ; 0       ;
; s1      ; 0  ; 0   ; 0   ; 0  ; 0   ; 1  ; 1       ;
; s1a     ; 0  ; 0   ; 0   ; 0  ; 1   ; 0  ; 1       ;
; s2      ; 0  ; 0   ; 0   ; 1  ; 0   ; 0  ; 1       ;
; s2a     ; 0  ; 0   ; 1   ; 0  ; 0   ; 0  ; 1       ;
; s2b     ; 0  ; 1   ; 0   ; 0  ; 0   ; 0  ; 1       ;
; s3      ; 1  ; 0   ; 0   ; 0  ; 0   ; 0  ; 1       ;
+---------+----+-----+-----+----+-----+----+---------+


+-------------------------------------------+
; State Machine - |I2C_ALTERA|I2C:inst17|Sy ;
+------+----+----+----+-----

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -