📄 sinewave.map.rpt
字号:
; db/altsyncram_fc92.tdf ; yes ; Auto-Generated Megafunction ; E:/WUWEI/sinewave/db/altsyncram_fc92.tdf ;
; db/cntr_tt7.tdf ; yes ; Auto-Generated Megafunction ; E:/WUWEI/sinewave/db/cntr_tt7.tdf ;
; db/cntr_nk7.tdf ; yes ; Auto-Generated Megafunction ; E:/WUWEI/sinewave/db/cntr_nk7.tdf ;
; sld_rom_sr.vhd ; yes ; Encrypted Megafunction ; d:/altera/quartus50/libraries/megafunctions/sld_rom_sr.vhd ;
; sld_hub.vhd ; yes ; Encrypted Megafunction ; d:/altera/quartus50/libraries/megafunctions/sld_hub.vhd ;
; lpm_decode.tdf ; yes ; Megafunction ; d:/altera/quartus50/libraries/megafunctions/lpm_decode.tdf ;
; declut.inc ; yes ; Other ; d:/altera/quartus50/libraries/megafunctions/declut.inc ;
; db/decode_9ie.tdf ; yes ; Auto-Generated Megafunction ; E:/WUWEI/sinewave/db/decode_9ie.tdf ;
; sld_dffex.vhd ; yes ; Encrypted Megafunction ; d:/altera/quartus50/libraries/megafunctions/sld_dffex.vhd ;
; db/altsyncram_mcj.tdf ; yes ; Auto-Generated Megafunction ; E:/WUWEI/sinewave/db/altsyncram_mcj.tdf ;
+----------------------------------+-----------------+------------------------------+------------------------------------------------------------------------+
+--------------------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary ;
+-----------------------------------+--------------------------+
; Resource ; Usage ;
+-----------------------------------+--------------------------+
; Total logic elements ; 334 ;
; Total combinational functions ; 232 ;
; -- Total 4-input functions ; 86 ;
; -- Total 3-input functions ; 55 ;
; -- Total 2-input functions ; 42 ;
; -- Total 1-input functions ; 45 ;
; -- Total 0-input functions ; 4 ;
; Combinational cells for routing ; 0 ;
; Total registers ; 240 ;
; Total logic cells in carry chains ; 53 ;
; I/O pins ; 14 ;
; Total memory bits ; 3072 ;
; Maximum fan-out node ; altera_internal_jtag~TDO ;
; Maximum fan-out ; 167 ;
; Total fan-out ; 1572 ;
; Average fan-out ; 4.26 ;
+-----------------------------------+--------------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; |SINEWAVE ; 334 (21) ; 240 ; 3072 ; 14 ; 0 ; 94 (4) ; 102 (1) ; 138 (16) ; 53 (16) ; |SINEWAVE ;
; |altsyncram:Mux_rtl_0| ; 0 (0) ; 0 ; 2048 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |SINEWAVE|altsyncram:Mux_rtl_0 ;
; |altsyncram_mcj:auto_generated| ; 0 (0) ; 0 ; 2048 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |SINEWAVE|altsyncram:Mux_rtl_0|altsyncram_mcj:auto_generated ;
; |sld_hub:sld_hub_inst| ; 114 (33) ; 71 ; 0 ; 0 ; 0 ; 43 (27) ; 24 (1) ; 47 (5) ; 5 (0) ; |SINEWAVE|sld_hub:sld_hub_inst ;
; |lpm_decode:instruction_decoder| ; 5 (0) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (0) ; 0 (0) ; |SINEWAVE|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder ;
; |decode_9ie:auto_generated| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (5) ; 0 (0) ; |SINEWAVE|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder|decode_9ie:auto_generated ;
; |lpm_shiftreg:jtag_ir_register| ; 10 (10) ; 10 ; 0 ; 0 ; 0 ; 0 (0) ; 10 (10) ; 0 (0) ; 0 (0) ; |SINEWAVE|sld_hub:sld_hub_inst|lpm_shiftreg:jtag_ir_register ;
; |sld_dffex:BROADCAST| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |SINEWAVE|sld_hub:sld_hub_inst|sld_dffex:BROADCAST ;
; |sld_dffex:IRF_ENA_0| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |SINEWAVE|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA_0 ;
; |sld_dffex:IRF_ENA| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |SINEWAVE|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA ;
; |sld_dffex:IRSR| ; 10 (10) ; 8 ; 0 ; 0 ; 0 ; 2 (2) ; 1 (1) ; 7 (7) ; 0 (0) ; |SINEWAVE|sld_hub:sld_hub_inst|sld_dffex:IRSR ;
; |sld_dffex:RESET| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |SINEWAVE|sld_hub:sld_hub_inst|sld_dffex:RESET ;
; |sld_dffex:\GEN_IRF:1:IRF| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (5) ; 0 (0) ; |SINEWAVE|sld_hub:sld_hub_inst|sld_dffex:\GEN_IRF:1:IRF ;
; |sld_dffex:\GEN_SHADOW_IRF:1:S_IRF| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 5 (5) ; 0 (0) ; 0 (0) ; |SINEWAVE|sld_hub:sld_hub_inst|sld_dffex:\GEN_SHADOW_IRF:1:S_IRF ;
; |sld_jtag_state_machine:jtag_state_machine| ; 21 (21) ; 19 ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 19 (19) ; 0 (0) ; |SINEWAVE|sld_hub:sld_hub_inst|sld_jtag_state_machine:jtag_state_machine ;
; |sld_rom_sr:HUB_INFO_REG| ; 21 (21) ; 9 ; 0 ; 0 ; 0 ; 12 (12) ; 3 (3) ; 6 (6) ; 5 (5) ; |SINEWAVE|sld_hub:sld_hub_inst|sld_rom_sr:HUB_INFO_REG ;
; |sld_signaltap:auto_signaltap_0| ; 199 (20) ; 152 ; 1024 ; 0 ; 0 ; 47 (3) ; 77 (17) ; 75 (0) ; 32 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0 ;
; |altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram| ; 0 (0) ; 0 ; 1024 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram ;
; |altsyncram_fc92:auto_generated| ; 0 (0) ; 0 ; 1024 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|altsyncram_fc92:auto_generated ;
; |sld_acquisition_buffer:sld_acquisition_buffer_inst| ; 19 (4) ; 15 ; 0 ; 0 ; 0 ; 4 (3) ; 7 (0) ; 8 (1) ; 8 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_acquisition_buffer:sld_acquisition_buffer_inst ;
; |lpm_counter:\write_address_non_zero_gen:write_pointer_counter| ; 8 (0) ; 7 ; 0 ; 0 ; 0 ; 1 (0) ; 0 (0) ; 7 (0) ; 8 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_counter:\write_address_non_zero_gen:write_pointer_counter ;
; |cntr_1r9:auto_generated| ; 8 (8) ; 7 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 7 (7) ; 8 (8) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_counter:\write_address_non_zero_gen:write_pointer_counter|cntr_1r9:auto_generated ;
; |lpm_ff:\gen_non_zero_sample_depth:trigger_address_register| ; 7 (7) ; 7 ; 0 ; 0 ; 0 ; 0 (0) ; 7 (7) ; 0 (0) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_ff:\gen_non_zero_sample_depth:trigger_address_register ;
; |sld_ela_control:ela_control| ; 106 (4) ; 79 ; 0 ; 0 ; 0 ; 27 (4) ; 51 (0) ; 28 (0) ; 14 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control ;
; |lpm_shiftreg:trigger_config_deserialize| ; 16 (16) ; 16 ; 0 ; 0 ; 0 ; 0 (0) ; 16 (16) ; 0 (0) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|lpm_shiftreg:trigger_config_deserialize ;
; |sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm| ; 48 (0) ; 40 ; 0 ; 0 ; 0 ; 8 (0) ; 32 (0) ; 8 (0) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm ;
; |lpm_shiftreg:trigger_condition_deserialize| ; 24 (24) ; 24 ; 0 ; 0 ; 0 ; 0 (0) ; 24 (24) ; 0 (0) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|lpm_shiftreg:trigger_condition_deserialize ;
; |sld_mbpmg:\trigger_modules_gen:0:trigger_match| ; 24 (0) ; 16 ; 0 ; 0 ; 0 ; 8 (0) ; 8 (0) ; 8 (0) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match ;
; |sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:0:sm1| ; 3 (3) ; 2 ; 0 ; 0 ; 0 ; 1 (1) ; 1 (1) ; 1 (1) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match|sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:0:sm1 ;
; |sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:1:sm1| ; 3 (3) ; 2 ; 0 ; 0 ; 0 ; 1 (1) ; 1 (1) ; 1 (1) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match|sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:1:sm1 ;
; |sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:2:sm1| ; 3 (3) ; 2 ; 0 ; 0 ; 0 ; 1 (1) ; 1 (1) ; 1 (1) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match|sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:2:sm1 ;
; |sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:3:sm1| ; 3 (3) ; 2 ; 0 ; 0 ; 0 ; 1 (1) ; 1 (1) ; 1 (1) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match|sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:3:sm1 ;
; |sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:4:sm1| ; 3 (3) ; 2 ; 0 ; 0 ; 0 ; 1 (1) ; 1 (1) ; 1 (1) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match|sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:4:sm1 ;
; |sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:5:sm1| ; 3 (3) ; 2 ; 0 ; 0 ; 0 ; 1 (1) ; 1 (1) ; 1 (1) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match|sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:5:sm1 ;
; |sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:6:sm1| ; 3 (3) ; 2 ; 0 ; 0 ; 0 ; 1 (1) ; 1 (1) ; 1 (1) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match|sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:6:sm1 ;
; |sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:7:sm1| ; 3 (3) ; 2 ; 0 ; 0 ; 0 ; 1 (1) ; 1 (1) ; 1 (1) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match|sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:7:sm1 ;
; |sld_ela_level_seq_mgr:ela_level_seq_mgr| ; 8 (8) ; 2 ; 0 ; 0 ; 0 ; 6 (6) ; 0 (0) ; 2 (2) ; 0 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_level_seq_mgr:ela_level_seq_mgr ;
; |sld_ela_post_trigger_counter:\gen_non_zero_sample_depth:tc1| ; 8 (1) ; 7 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 7 (0) ; 7 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_post_trigger_counter:\gen_non_zero_sample_depth:tc1 ;
; |lpm_counter:post_trigger_counter| ; 7 (0) ; 7 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 7 (0) ; 7 (0) ; |SINEWAVE|sld_signaltap:auto_signaltap_0|sld_ela_control:ela_control|sld_ela_post_trigger_counter:\gen_non_zero_sample_depth:tc1|lpm_counter:post_trigger_counter ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -