⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 top.data

📁 SD卡读写的VHDL VHDL Source Files in Smartcard: Top.vhd - top level file smartcard.vhd conver2asci
💻 DATA
字号:
MODELDATA
MODELDATA_VERSION "v1998.8"
DESIGN "top";

/* port drive, load, max capacitance and max transition in data file */
PORTDATA
clk: MAXTRANS(0.0);
enable: MAXTRANS(0.0);
reset: MAXTRANS(0.0);
dce: MAXTRANS(0.0);
sram_db<0>: MAXTRANS(0.0);
sram_db<7>: MAXTRANS(0.0);
sram_db<6>: MAXTRANS(0.0);
sram_db<5>: MAXTRANS(0.0);
sram_db<4>: MAXTRANS(0.0);
sram_db<3>: MAXTRANS(0.0);
sram_db<2>: MAXTRANS(0.0);
sram_db<1>: MAXTRANS(0.0);
sc_io: MAXTRANS(0.0);
lcd_db<0>: MAXTRANS(0.0);
lcd_db<1>: MAXTRANS(0.0);
lcd_db<2>: MAXTRANS(0.0);
lcd_db<3>: MAXTRANS(0.0);
lcd_db<4>: MAXTRANS(0.0);
lcd_db<5>: MAXTRANS(0.0);
lcd_db<6>: MAXTRANS(0.0);
lcd_db<7>: MAXTRANS(0.0);
lcd_e: MAXTRANS(0.0);
lcd_rs: MAXTRANS(0.0);
lcd_rw: MAXTRANS(0.0);
sc_clk: MAXTRANS(0.0);
sc_reset: MAXTRANS(0.0);
sram_addr<0>: MAXTRANS(0.0);
sram_addr<10>: MAXTRANS(0.0);
sram_addr<11>: MAXTRANS(0.0);
sram_addr<12>: MAXTRANS(0.0);
sram_addr<1>: MAXTRANS(0.0);
sram_addr<2>: MAXTRANS(0.0);
sram_addr<3>: MAXTRANS(0.0);
sram_addr<4>: MAXTRANS(0.0);
sram_addr<5>: MAXTRANS(0.0);
sram_addr<6>: MAXTRANS(0.0);
sram_addr<7>: MAXTRANS(0.0);
sram_addr<8>: MAXTRANS(0.0);
sram_addr<9>: MAXTRANS(0.0);
sram_ice: MAXTRANS(0.0);
sram_ioe: MAXTRANS(0.0);
sram_iwe: MAXTRANS(0.0);
ENDPORTDATA

/* timing arc data */
TIMINGDATA

ARCDATA
clk_sc_clk_delay:
CELL_RISE(scalar) {
  VALUES("6.7");
}
CELL_FALL(scalar) {
  VALUES("6.7");
}
ENDARCDATA

ARCDATA
clk_sram_db<0>_delay:
CELL_RISE(scalar) {
  VALUES("16.9");
}
CELL_FALL(scalar) {
  VALUES("16.9");
}
ENDARCDATA

ARCDATA
clk_sram_db<7>_delay:
CELL_RISE(scalar) {
  VALUES("16.9");
}
CELL_FALL(scalar) {
  VALUES("16.9");
}
ENDARCDATA

ARCDATA
clk_sram_db<6>_delay:
CELL_RISE(scalar) {
  VALUES("16.9");
}
CELL_FALL(scalar) {
  VALUES("16.9");
}
ENDARCDATA

ARCDATA
clk_sram_db<5>_delay:
CELL_RISE(scalar) {
  VALUES("16.9");
}
CELL_FALL(scalar) {
  VALUES("16.9");
}
ENDARCDATA

ARCDATA
clk_sram_db<4>_delay:
CELL_RISE(scalar) {
  VALUES("16.9");
}
CELL_FALL(scalar) {
  VALUES("16.9");
}
ENDARCDATA

ARCDATA
clk_sram_db<3>_delay:
CELL_RISE(scalar) {
  VALUES("16.9");
}
CELL_FALL(scalar) {
  VALUES("16.9");
}
ENDARCDATA

ARCDATA
clk_sram_db<2>_delay:
CELL_RISE(scalar) {
  VALUES("16.9");
}
CELL_FALL(scalar) {
  VALUES("16.9");
}
ENDARCDATA

ARCDATA
clk_sram_db<1>_delay:
CELL_RISE(scalar) {
  VALUES("16.9");
}
CELL_FALL(scalar) {
  VALUES("16.9");
}
ENDARCDATA

ARCDATA
clk_sc_io_delay:
CELL_RISE(scalar) {
  VALUES("10.1");
}
CELL_FALL(scalar) {
  VALUES("10.1");
}
ENDARCDATA

ARCDATA
clk_lcd_db<0>_delay:
CELL_RISE(scalar) {
  VALUES("10.5");
}
CELL_FALL(scalar) {
  VALUES("10.5");
}
ENDARCDATA

ARCDATA
clk_lcd_db<1>_delay:
CELL_RISE(scalar) {
  VALUES("10.5");
}
CELL_FALL(scalar) {
  VALUES("10.5");
}
ENDARCDATA

ARCDATA
clk_lcd_db<2>_delay:
CELL_RISE(scalar) {
  VALUES("10.5");
}
CELL_FALL(scalar) {
  VALUES("10.5");
}
ENDARCDATA

ARCDATA
clk_lcd_db<3>_delay:
CELL_RISE(scalar) {
  VALUES("10.5");
}
CELL_FALL(scalar) {
  VALUES("10.5");
}
ENDARCDATA

ARCDATA
clk_lcd_db<4>_delay:
CELL_RISE(scalar) {
  VALUES("10.5");
}
CELL_FALL(scalar) {
  VALUES("10.5");
}
ENDARCDATA

ARCDATA
clk_lcd_db<5>_delay:
CELL_RISE(scalar) {
  VALUES("10.5");
}
CELL_FALL(scalar) {
  VALUES("10.5");
}
ENDARCDATA

ARCDATA
clk_lcd_db<6>_delay:
CELL_RISE(scalar) {
  VALUES("10.5");
}
CELL_FALL(scalar) {
  VALUES("10.5");
}
ENDARCDATA

ARCDATA
clk_lcd_db<7>_delay:
CELL_RISE(scalar) {
  VALUES("10.5");
}
CELL_FALL(scalar) {
  VALUES("10.5");
}
ENDARCDATA

ARCDATA
clk_lcd_e_delay:
CELL_RISE(scalar) {
  VALUES("7.7");
}
CELL_FALL(scalar) {
  VALUES("7.7");
}
ENDARCDATA

ARCDATA
clk_lcd_rs_delay:
CELL_RISE(scalar) {
  VALUES("7.7");
}
CELL_FALL(scalar) {
  VALUES("7.7");
}
ENDARCDATA

ARCDATA
clk_sc_clk_delay:
CELL_RISE(scalar) {
  VALUES("8");
}
CELL_FALL(scalar) {
  VALUES("8");
}
ENDARCDATA

ARCDATA
clk_sc_reset_delay:
CELL_RISE(scalar) {
  VALUES("8");
}
CELL_FALL(scalar) {
  VALUES("8");
}
ENDARCDATA

ARCDATA
clk_sram_addr<0>_delay:
CELL_RISE(scalar) {
  VALUES("21.5");
}
CELL_FALL(scalar) {
  VALUES("21.5");
}
ENDARCDATA

ARCDATA
clk_sram_addr<1>_delay:
CELL_RISE(scalar) {
  VALUES("21.5");
}
CELL_FALL(scalar) {
  VALUES("21.5");
}
ENDARCDATA

ARCDATA
clk_sram_addr<2>_delay:
CELL_RISE(scalar) {
  VALUES("21.5");
}
CELL_FALL(scalar) {
  VALUES("21.5");
}
ENDARCDATA

ARCDATA
clk_sram_addr<3>_delay:
CELL_RISE(scalar) {
  VALUES("21.5");
}
CELL_FALL(scalar) {
  VALUES("21.5");
}
ENDARCDATA

ARCDATA
clk_sram_addr<4>_delay:
CELL_RISE(scalar) {
  VALUES("21.5");
}
CELL_FALL(scalar) {
  VALUES("21.5");
}
ENDARCDATA

ARCDATA
clk_sram_ioe_delay:
CELL_RISE(scalar) {
  VALUES("12.2");
}
CELL_FALL(scalar) {
  VALUES("12.2");
}
ENDARCDATA

ARCDATA
clk_sram_iwe_delay:
CELL_RISE(scalar) {
  VALUES("16.9");
}
CELL_FALL(scalar) {
  VALUES("16.9");
}
ENDARCDATA

ARCDATA
enable_clk_setup:
CONSTRAINT(scalar) {
  VALUES("3.1");
}
ENDARCDATA

ARCDATA
sc_io_clk_setup:
CONSTRAINT(scalar) {
  VALUES("5.9");
}
ENDARCDATA

ARCDATA
sram_db<0>_clk_setup:
CONSTRAINT(scalar) {
  VALUES("5.9");
}
ENDARCDATA

ARCDATA
sram_db<1>_clk_setup:
CONSTRAINT(scalar) {
  VALUES("5.9");
}
ENDARCDATA

ARCDATA
sram_db<2>_clk_setup:
CONSTRAINT(scalar) {
  VALUES("5.9");
}
ENDARCDATA

ARCDATA
sram_db<3>_clk_setup:
CONSTRAINT(scalar) {
  VALUES("5.9");
}
ENDARCDATA

ARCDATA
sram_db<4>_clk_setup:
CONSTRAINT(scalar) {
  VALUES("5.9");
}
ENDARCDATA

ARCDATA
sram_db<5>_clk_setup:
CONSTRAINT(scalar) {
  VALUES("5.9");
}
ENDARCDATA

ARCDATA
sram_db<6>_clk_setup:
CONSTRAINT(scalar) {
  VALUES("5.9");
}
ENDARCDATA

ARCDATA
sram_db<7>_clk_setup:
CONSTRAINT(scalar) {
  VALUES("5.9");
}
ENDARCDATA

ARCDATA
enable_clk_hold:
CONSTRAINT(scalar) {
  VALUES("-1.9");
}
ENDARCDATA

ARCDATA
sc_io_clk_hold:
CONSTRAINT(scalar) {
  VALUES("-4.7");
}
ENDARCDATA

ARCDATA
sram_db<0>_clk_hold:
CONSTRAINT(scalar) {
  VALUES("-4.7");
}
ENDARCDATA

ARCDATA
sram_db<1>_clk_hold:
CONSTRAINT(scalar) {
  VALUES("-4.7");
}
ENDARCDATA

ARCDATA
sram_db<2>_clk_hold:
CONSTRAINT(scalar) {
  VALUES("-4.7");
}
ENDARCDATA

ARCDATA
sram_db<3>_clk_hold:
CONSTRAINT(scalar) {
  VALUES("-4.7");
}
ENDARCDATA

ARCDATA
sram_db<4>_clk_hold:
CONSTRAINT(scalar) {
  VALUES("-4.7");
}
ENDARCDATA

ARCDATA
sram_db<5>_clk_hold:
CONSTRAINT(scalar) {
  VALUES("-4.7");
}
ENDARCDATA

ARCDATA
sram_db<6>_clk_hold:
CONSTRAINT(scalar) {
  VALUES("-4.7");
}
ENDARCDATA

ARCDATA
sram_db<7>_clk_hold:
CONSTRAINT(scalar) {
  VALUES("-4.7");
}
ENDARCDATA

ENDTIMINGDATA
ENDMODELDATA

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -