📄 sinsignal.map.rpt
字号:
; -- <=2 input functions ; 345 ;
; -- Combinational cells for routing ; 0 ;
; Logic elements by mode ; ;
; -- normal mode ; 756 ;
; -- arithmetic mode ; 265 ;
; Total registers ; 1116 ;
; I/O pins ; 36 ;
; Total memory bits ; 352256 ;
; Embedded Multiplier 9-bit elements ; 4 ;
; Total PLLs ; 1 ;
; Maximum fan-out node ; altera_internal_jtag~TDO ;
; Maximum fan-out ; 490 ;
; Total fan-out ; 8833 ;
; Average fan-out ; 3.78 ;
+---------------------------------------------+--------------------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+---------------------------------------------------------------------------------------------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node ; LC Combinationals ; LC Registers ; Memory Bits ; M4Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; Full Hierarchy Name ;
+---------------------------------------------------------------------------------------------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; |sinsignal ; 1021 (1) ; 1116 (0) ; 352256 ; 0 ; 4 ; 0 ; 2 ; 36 ; 0 ; |sinsignal ;
; |AM:inst17| ; 28 (0) ; 18 (0) ; 12288 ; 0 ; 4 ; 0 ; 2 ; 0 ; 0 ; |sinsignal|AM:inst17 ;
; |add1:inst6| ; 5 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|AM:inst17|add1:inst6 ;
; |lpm_add_sub:lpm_add_sub_component| ; 5 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|AM:inst17|add1:inst6|lpm_add_sub:lpm_add_sub_component ;
; |add_sub_nse:auto_generated| ; 5 (5) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|AM:inst17|add1:inst6|lpm_add_sub:lpm_add_sub_component|add_sub_nse:auto_generated ;
; |amsin:inst5| ; 0 (0) ; 0 (0) ; 12288 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|AM:inst17|amsin:inst5 ;
; |altsyncram:altsyncram_component| ; 0 (0) ; 0 (0) ; 12288 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|AM:inst17|amsin:inst5|altsyncram:altsyncram_component ;
; |altsyncram_lr61:auto_generated| ; 0 (0) ; 0 (0) ; 12288 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|AM:inst17|amsin:inst5|altsyncram:altsyncram_component|altsyncram_lr61:auto_generated ;
; |cnt1000:inst3| ; 18 (18) ; 8 (8) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|AM:inst17|cnt1000:inst3 ;
; |cnt10:inst| ; 4 (4) ; 8 (8) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|AM:inst17|cnt10:inst ;
; |key_delay:inst1| ; 1 (1) ; 2 (2) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|AM:inst17|key_delay:inst1 ;
; |lpm_mult1:inst7| ; 0 (0) ; 0 (0) ; 0 ; 0 ; 2 ; 0 ; 1 ; 0 ; 0 ; |sinsignal|AM:inst17|lpm_mult1:inst7 ;
; |lpm_mult:lpm_mult_component| ; 0 (0) ; 0 (0) ; 0 ; 0 ; 2 ; 0 ; 1 ; 0 ; 0 ; |sinsignal|AM:inst17|lpm_mult1:inst7|lpm_mult:lpm_mult_component ;
; |mult_fao:auto_generated| ; 0 (0) ; 0 (0) ; 0 ; 0 ; 2 ; 0 ; 1 ; 0 ; 0 ; |sinsignal|AM:inst17|lpm_mult1:inst7|lpm_mult:lpm_mult_component|mult_fao:auto_generated ;
; |lpm_mult5:inst4| ; 0 (0) ; 0 (0) ; 0 ; 0 ; 2 ; 0 ; 1 ; 0 ; 0 ; |sinsignal|AM:inst17|lpm_mult5:inst4 ;
; |lpm_mult:lpm_mult_component| ; 0 (0) ; 0 (0) ; 0 ; 0 ; 2 ; 0 ; 1 ; 0 ; 0 ; |sinsignal|AM:inst17|lpm_mult5:inst4|lpm_mult:lpm_mult_component ;
; |mult_p8o:auto_generated| ; 0 (0) ; 0 (0) ; 0 ; 0 ; 2 ; 0 ; 1 ; 0 ; 0 ; |sinsignal|AM:inst17|lpm_mult5:inst4|lpm_mult:lpm_mult_component|mult_p8o:auto_generated ;
; |FM:inst5| ; 14 (0) ; 10 (0) ; 32768 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|FM:inst5 ;
; |cnt1000:inst| ; 14 (14) ; 10 (10) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|FM:inst5|cnt1000:inst ;
; |fmsin:inst3| ; 0 (0) ; 0 (0) ; 32768 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|FM:inst5|fmsin:inst3 ;
; |altsyncram:altsyncram_component| ; 0 (0) ; 0 (0) ; 32768 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|FM:inst5|fmsin:inst3|altsyncram:altsyncram_component ;
; |altsyncram_9q61:auto_generated| ; 0 (0) ; 0 (0) ; 32768 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|FM:inst5|fmsin:inst3|altsyncram:altsyncram_component|altsyncram_9q61:auto_generated ;
; |PSK_ASK:inst3| ; 32 (0) ; 19 (0) ; 12288 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|PSK_ASK:inst3 ;
; |amsin:inst11| ; 0 (0) ; 0 (0) ; 12288 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|PSK_ASK:inst3|amsin:inst11 ;
; |altsyncram:altsyncram_component| ; 0 (0) ; 0 (0) ; 12288 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|PSK_ASK:inst3|amsin:inst11|altsyncram:altsyncram_component ;
; |altsyncram_lr61:auto_generated| ; 0 (0) ; 0 (0) ; 12288 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|PSK_ASK:inst3|amsin:inst11|altsyncram:altsyncram_component|altsyncram_lr61:auto_generated ;
; |cnt1000:inst| ; 19 (19) ; 10 (10) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|PSK_ASK:inst3|cnt1000:inst ;
; |div200:inst3| ; 13 (13) ; 9 (9) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|PSK_ASK:inst3|div200:inst3 ;
; |addcon:inst1| ; 105 (105) ; 58 (58) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|addcon:inst1 ;
; |altpll1:inst| ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|altpll1:inst ;
; |altpll:altpll_component| ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|altpll1:inst|altpll:altpll_component ;
; |div1000:inst6| ; 18 (18) ; 9 (9) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|div1000:inst6 ;
; |div10:inst12| ; 4 (4) ; 5 (5) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|div10:inst12 ;
; |div40:inst16| ; 10 (10) ; 8 (8) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|div40:inst16 ;
; |key_delay:inst18| ; 1 (1) ; 2 (2) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|key_delay:inst18 ;
; |lpm_add_sub0:inst9| ; 32 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|lpm_add_sub0:inst9 ;
; |lpm_add_sub:lpm_add_sub_component| ; 32 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|lpm_add_sub0:inst9|lpm_add_sub:lpm_add_sub_component ;
; |add_sub_0pe:auto_generated| ; 32 (32) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|lpm_add_sub0:inst9|lpm_add_sub:lpm_add_sub_component|add_sub_0pe:auto_generated ;
; |lpm_mux0:inst13| ; 36 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|lpm_mux0:inst13 ;
; |lpm_mux:lpm_mux_component| ; 36 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|lpm_mux0:inst13|lpm_mux:lpm_mux_component ;
; |mux_l4e:auto_generated| ; 36 (36) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|lpm_mux0:inst13|lpm_mux:lpm_mux_component|mux_l4e:auto_generated ;
; |mysin:inst10| ; 193 (0) ; 261 (0) ; 180224 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|mysin:inst10 ;
; |mysin_st:mysin_st_inst| ; 193 (0) ; 261 (0) ; 180224 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|mysin:inst10|mysin_st:mysin_st_inst ;
; |asj_altqmcpipe:ux000| ; 53 (21) ; 64 (32) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|mysin:inst10|mysin_st:mysin_st_inst|asj_altqmcpipe:ux000 ;
; |lpm_add_sub:acc| ; 32 (0) ; 32 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|mysin:inst10|mysin_st:mysin_st_inst|asj_altqmcpipe:ux000|lpm_add_sub:acc ;
; |add_sub_pah:auto_generated| ; 32 (32) ; 32 (32) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|mysin:inst10|mysin_st:mysin_st_inst|asj_altqmcpipe:ux000|lpm_add_sub:acc|add_sub_pah:auto_generated ;
; |asj_dxx:ux002| ; 21 (0) ; 32 (16) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|mysin:inst10|mysin_st:mysin_st_inst|asj_dxx:ux002 ;
; |lpm_add_sub:ux014| ; 21 (0) ; 16 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|mysin:inst10|mysin_st:mysin_st_inst|asj_dxx:ux002|lpm_add_sub:ux014 ;
; |add_sub_k3h:auto_generated| ; 21 (21) ; 16 (16) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|mysin:inst10|mysin_st:mysin_st_inst|asj_dxx:ux002|lpm_add_sub:ux014|add_sub_k3h:auto_generated ;
; |asj_dxx_g:ux001| ; 6 (6) ; 21 (21) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|mysin:inst10|mysin_st:mysin_st_inst|asj_dxx_g:ux001 ;
; |asj_gar:ux007| ; 13 (13) ; 13 (13) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|mysin:inst10|mysin_st:mysin_st_inst|asj_gar:ux007 ;
; |asj_nco_as_m_cen:ux0120| ; 11 (0) ; 1 (0) ; 90112 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|mysin:inst10|mysin_st:mysin_st_inst|asj_nco_as_m_cen:ux0120 ;
; |altsyncram:altsyncram_component0| ; 11 (0) ; 1 (0) ; 90112 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|mysin:inst10|mysin_st:mysin_st_inst|asj_nco_as_m_cen:ux0120|altsyncram:altsyncram_component0 ;
; |altsyncram_g091:auto_generated| ; 11 (0) ; 1 (1) ; 90112 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |sinsignal|mysin:inst10|mysin_st:mysin_st_inst|asj_nco_as_m_cen:ux0120|altsyncram:altsyncram_component0|altsyncram_g091:auto_generated ;
; |mux_rjb:mux2| ; 11 (11) ; 0 (0) ; 0 ; 0 ; 0
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -